发明名称 |
包含三维阵列结构的半导体存储器装置 |
摘要 |
一种半导体存储器装置可以包含耦接至共源极线的源极选择晶体管;耦接在所述源极选择晶体管于正常存储单元之间的源极侧虚设存储单元;以及耦接至位线的漏极选择晶体管。所述半导体存储器装置可以包含耦接在漏极选择晶体管与正常存储单元之间的漏极侧虚设存储单元。所述源极侧虚设存储单元的数量比所述漏极侧虚设存储单元的数量少,并且所述漏极选择晶体管的数量比所述源极选择晶体管少。 |
申请公布号 |
CN105261386A |
申请公布日期 |
2016.01.20 |
申请号 |
CN201510405997.3 |
申请日期 |
2015.07.10 |
申请人 |
爱思开海力士有限公司 |
发明人 |
安正烈;李闰敬 |
分类号 |
G11C7/18(2006.01)I;G11C8/10(2006.01)I;G11C8/14(2006.01)I |
主分类号 |
G11C7/18(2006.01)I |
代理机构 |
北京弘权知识产权代理事务所(普通合伙) 11363 |
代理人 |
俞波;许伟群 |
主权项 |
一种半导体存储器装置,其包含堆叠在衬底之上的正常存储单元,所述半导体存储器装置包括:源极选择晶体管,其耦接至共源极线;源极侧虚设存储单元,其耦接在上述源极选择晶体管与所述正常存储单元之间;漏极选择晶体管,其耦接至位线;以及漏极侧虚设存储单元,其耦接在所述漏极选择晶体管与所述正常存储单元之间,其中,所述源极侧虚设存储单元的数量比所述漏极侧虚设存储单元的数量少,并且其中,所述漏极选择晶体管的数量比所述源极选择晶体管的数量多。 |
地址 |
韩国京畿道 |