发明名称 时钟产生器以及包括其的开关电容电路
摘要 本发明提供一种时钟产生器以及包括其的开关电容电路,属于集成电路(IC)设计技术领域。该时钟产生器包括非重叠时钟信号产生模块以及用于形成反馈回路的环形振荡器、频率检测模块、比较模块、可编程偏置信号产生模块;其中,可编程偏置信号产生模块生成的偏置信号被反馈输入至环形振荡器以调节其输出的第三时钟信号的频率,直至第三时钟信号的频率和标准时钟信号的频率在比较模块(34)中被比较为基本相等;并且,该偏置信号可以被反馈输入至非重叠时钟信号产生模块以减小所述两相时钟时间间隔(τ)的偏移。该时钟产生器输出的多相非重叠时钟信号的两相时钟时间间隔τ稳定,精确度高,使用该时钟产生器的开关电容电路的性能好。
申请公布号 CN103078611B 申请公布日期 2016.01.20
申请号 CN201210582139.2 申请日期 2012.12.28
申请人 芯锋宽泰科技(北京)有限公司 发明人 刘松;杨飞琴;吴柯
分类号 H03K5/13(2014.01)I 主分类号 H03K5/13(2014.01)I
代理机构 中国专利代理(香港)有限公司 72001 代理人 唐立;王忠忠
主权项 一种时钟产生器,包括用于产生多相非重叠时钟信号的非重叠时钟信号产生模块(31),其特征在于,还包括:环形振荡器(32),其用于生成反映所述多相非重叠时钟信号的两相时钟时间间隔(τ)的偏移的第三时钟信号(clock3);频率检测模块(33),用于检测其输入的标准时钟信号(clock4)和所述第三时钟信号(clock3)的频率;比较模块(34),其用于比较所述标准时钟信号(clock4)的频率和所述第三时钟信号(clock3)的频率;可编程偏置信号产生模块(35),其用于根据所述比较模块(34)输出的比较结果可调节地输出偏置信号;其中,所述偏置信号被反馈输入至所述环形振荡器(32)以调节所述第三时钟信号(clock3)的频率,直至所述第三时钟信号(clock3)的频率和所述标准时钟信号(clock4)的频率在所述比较模块(34)中被比较为基本相等;并且,所述偏置信号被反馈输入至所述非重叠时钟信号产生模块(31)以减小所述两相时钟时间间隔(τ)的偏移。
地址 100084 北京市海淀区农大南路88号1号楼4层430室