发明名称 |
一种用于流水线视觉检测分选系统的剔料延时电路 |
摘要 |
本实用新型提供一种用于流水线视觉检测分选系统的剔料延时电路,包括与若干触发器连接的触发信号选择器、与触发信号选择器连接的ID生成器、与ID生成器连接的真双端口RAM、与真双端口RAM连接的延时生成器、延时ID生成器、NG_ID寄存器、NG标识电路、第一比较器和第二比较器、与第一比较器连接的定时器以及与第一比较器和第二比较器连接的与门电路。本实用新型打破了传统流水线视觉检测分选系统中触发器与剔料装置之间单一固定的逻辑关系,增强了剔料装置配置的灵活性,从而实现了剔料工位的灵活配置和扩容。 |
申请公布号 |
CN204967779U |
申请公布日期 |
2016.01.13 |
申请号 |
CN201520736472.3 |
申请日期 |
2015.09.22 |
申请人 |
安徽省科亿信息科技有限公司 |
发明人 |
黄大骏 |
分类号 |
H03K17/28(2006.01)I;B07C5/34(2006.01)I;B07C5/36(2006.01)I |
主分类号 |
H03K17/28(2006.01)I |
代理机构 |
合肥天明专利事务所 34115 |
代理人 |
宋倩 |
主权项 |
一种用于流水线视觉检测分选系统的剔料延时电路,其特征在于:该电路包括触发信号选择器、延时生成器、ID生成器、延时ID生成器、真双端口RAM、定时器、NG_ID寄存器、NG标识电路、第一比较器、第二比较器和与门电路;所述触发信号选择器的输入端口连接若干触发器的触发输出端口,所述触发信号选择器的输出端口连接ID生成器的输入端口,所述延时生成器和ID生成器的输出端口分别连接真双端口RAM的第一写端口,所述延时ID生成器的输出端口连接真双端口RAM的第一读端口;所述NG_ID寄存器的输出端口分别连接真双端口RAM的第二写端口和第二读端口,所述NG标识电路的输入端口连接真双端口RAM的第二读端口,所述NG标识电路的输出端口连接真双端口RAM的第二写端口;所述第一比较器的输入端口分别连接定时器的输出端口和真双端口RAM的第一读端口,所述第二比较器的输入端口分别连接NG标识电路的输出端口和真双端口RAM的第一读端口,所述与门电路的输入端口分别连接第一比较器和第二比较器的输出端口,所述与门电路的输出端口连接剔料装置的触发使能端口。 |
地址 |
230088 安徽省合肥市黄山路602号国家大学科技园创业孵化中心 |