发明名称 用于内存系统的电压与时序校准方法
摘要 本发明提供一种用于内存系统的电压与时序校准方法。首先,内存控制器根据内存缓冲器基于自身内存控制器侧的时序和电压所传送回的数据来调整自身的时序和电压以及内存缓冲器的电压,以实现自身的时序和电压与内存缓冲器的内存控制器侧的时序和电压的校准;随后,内存控制器再根据内存缓冲器基于自身内存芯片侧的时序和电压所读取的来自内存芯片单元的数据,来调整该内存缓冲器的内存芯片侧的时序和电压以及内存芯片单元的电压,或者该内存缓冲器调整自身内存芯片侧的时序和电压以及内存芯片单元的电压,以实现内存缓冲器的内存芯片侧的时序和电压与内存芯片单元的时序和电压的校准。本发明的方法可有效节约内存缓冲器的硬件资源,简化其电路。
申请公布号 CN103186488B 申请公布日期 2016.01.13
申请号 CN201110443575.7 申请日期 2011.12.27
申请人 澜起科技(上海)有限公司 发明人 李春一;马青江
分类号 G06F13/16(2006.01)I 主分类号 G06F13/16(2006.01)I
代理机构 上海光华专利事务所 31219 代理人 李仪萍
主权项 一种用于内存系统的电压与时序校准方法,其中,所述内存系统包括内存控制器、至少一个与所述内存控制器通信连接的内存缓冲器、以及至少一个与内存缓冲器通信连接的内存芯片单元,所述用于内存系统的电压与时序校准方法的特征在于,至少包括步骤:1)所述内存控制器根据内存缓冲器基于自身内存控制器侧的时序和电压所传送回的数据来调整自身的时序和电压以及内存缓冲器的电压,以实现自身的时序和电压与内存缓冲器的内存控制器侧的时序和电压的校准;2)所述内存控制器根据已经过内存控制器侧的时序和电压校准的内存缓冲器基于自身内存芯片侧的时序和电压所读取的来自内存芯片单元的数据,来调整该内存缓冲器的内存芯片侧的时序和电压以及内存芯片单元的电压,以实现内存缓冲器的内存芯片侧的时序和电压与所通信连接的内存芯片单元的时序和电压的校准,或者已经过内存控制器侧的时序和电压校准的内存缓冲器基于自身内存芯片侧的时序和电压所读取的来自内存芯片单元的数据,来调整自身内存芯片侧的时序和电压以及内存芯片单元的电压,以实现内存缓冲器的内存芯片侧的时序和电压与所通信连接的内存芯片单元的时序和电压的校准。
地址 200233 上海市徐汇区桂平路680号32号4楼406A室