发明名称 一种用于提高管脚使用率的管脚复用方法及电路
摘要 一种用于提高管脚使用率的管脚复用方法及电路,芯片中分别加入输入管脚复用电路和输出管脚复用电路,输入管脚复用电路的端口包括输入端口、输出端口、以及控制端口,输入端口分别与芯片输入信号端口连接,输出端口分别与芯片中各模块的输入端连接,控制端口负责选择某一指定模块接收芯片的输入信号,下一时刻通过改变控制位,将有另一个模块接收芯片输入信号;输出管脚复用电路的端口分为输入端口、输出端口、以及控制端口,输入端口分别与芯片中各模块的输出端连接,输出端口与芯片输出信号管脚连接,控制端口负责选择将某一指定模块的输出信号传递至芯片输出管脚,下一时刻通过改变控制位,另一个模块的输出信号传递至芯片输出管脚。
申请公布号 CN103246631B 申请公布日期 2016.01.13
申请号 CN201310181064.1 申请日期 2013.05.16
申请人 北京工业大学 发明人 汪金辉;侯立刚;张俊腾;宫娜;耿淑琴;袁颖;彭晓宏
分类号 G06F13/40(2006.01)I 主分类号 G06F13/40(2006.01)I
代理机构 北京思海天达知识产权代理有限公司 11203 代理人 吴荫芳
主权项 一种用于提高管脚使用率的管脚复用方法,其特征在于:芯片中加入两种管脚复用电路,分别为输入管脚复用电路和输出管脚复用电路,输入管脚复用电路的端口分为三类,输入端口、输出端口、以及控制端口,输入管脚复用电路的输入端口与芯片输入信号端口连接,输入管脚复用电路的输出端口分别与芯片中各模块的输入端连接,输入管脚复用电路的控制端口负责选择某一指定模块接收芯片的输入信号,下一时刻通过改变控制位,将有另一个模块接收芯片输入信号;输出管脚复用电路的端口分为三类,输入端口、输出端口、以及控制端口,输出管脚复用电路的输入端分别与芯片中各模块的输出端连接,输出管脚复用电路的输出端口与芯片输出信号管脚连接,输出管脚复用电路的控制端口负责选择将某一指定模块的输出信号传递至芯片输出管脚,下一时刻通过改变控制位,另一个模块的输出信号传递至芯片输出管脚;所述的输入管脚复用电路由n个与门构成,每个与门包括m+1个PMOS晶体管PM<sub>1</sub>至PM<sub>m+1</sub>和m+1个NMOS晶体管NM<sub>1</sub>至NM<sub>m+1</sub>,以及一个反相器,其中m为芯片中n个模块所需要的最少控制位数量;每个与门中,PM<sub>1</sub>、PM<sub>2</sub>...PM<sub>m+1</sub>的源极连接电源电压,PM<sub>1</sub>、PM<sub>2</sub>...PM<sub>m+1</sub>的漏极连接NM<sub>1</sub>的漏极,NM<sub>1</sub>的源极连接NM<sub>2</sub>的漏极,NM<sub>2</sub>的源极连接NM<sub>3</sub>的漏极,依次直到NM<sub>m</sub>的源极连接NM<sub>m+1</sub>的漏极,NM<sub>m+1</sub>的源极连接地,反相器的输入端连接NM<sub>1</sub>的漏极,反相器的输出端作为输入管脚复用电路的输出端,输入管脚复用电路的输出端连接芯片内部某一对应模块的输入端,PM<sub>1</sub>和NM<sub>1</sub>的栅极作为输入管脚复用电路的输入端,输入管脚复用电路的输入端连接芯片输入信号端,PM<sub>2</sub>、PM<sub>3</sub>...PM<sub>m+1</sub>的栅极以及NM<sub>2</sub>、NM<sub>3</sub>....NM<sub>m+1</sub>的栅极作为控制端,PM<sub>2</sub>和NM<sub>2</sub>的栅极连接控制位1,PM<sub>3</sub>和NM<sub>3</sub>的栅极连接控制位2,依次直到PM<sub>m+1</sub>和NM<sub>m+1</sub>的栅极连接控制位m;输出管脚复用电路由n×(m+1)个PMOS晶体管和n×(m+1)个NMOS晶体管以及一个反相器构成,其中m为芯片中n个模块所需要的最少控制位数量;PM<sup>1</sup><sub>1</sub>、PM<sup>1</sup><sub>2</sub>...PM<sup>1</sup><sub>m+1</sub>的源极连接电源电压,PM<sup>1</sup><sub>1</sub>、PM<sup>1</sup><sub>2</sub>...PM<sup>1</sup><sub>m+1</sub>的漏极分别连接PM<sup>2</sup><sub>1</sub>、PM<sup>2</sup><sub>2</sub>...PM<sup>2</sup><sub>m+1</sub>的源极,依次直到PM<sup>n</sup><sub>‑</sub><sup>1</sup><sub>1</sub>、PM<sup>n</sup><sub>‑</sub><sup>1</sup><sub>2</sub>...PM<sup>n</sup><sub>‑</sub><sup>1</sup><sub>m+1</sub>的漏极分别连接PM<sup>n</sup><sub>1</sub>、PM<sup>n</sup><sub>2</sub>...PM<sup>n</sup><sub>m+1</sub>的源极,PM<sup>n</sup><sub>1</sub>、PM<sup>n</sup><sub>2</sub>...PM<sup>n</sup><sub>m+1</sub>的漏极连接NM<sup>1</sup><sub>m+1</sub>、NM<sup>2</sup><sub>m+1</sub>...NM<sup>n</sup><sub>m+1</sub>的漏极,NM<sup>1</sup><sub>m+1</sub>的源极连接NM<sup>1</sup><sub>m</sub>的漏极、NM<sup>1</sup><sub>m</sub>的源极连接NM<sup>1</sup><sub>m‑1</sub>的漏极...NM<sup>1</sup><sub>2</sub>的源极连接NM<sup>1</sup><sub>1</sub>的漏极,NM<sup>2</sup><sub>m+1</sub>的源极连接NM<sup>2</sup><sub>m</sub>的漏极、NM<sup>2</sup><sub>m</sub>的源极连接NM<sup>2</sup><sub>m‑1</sub>的漏极...NM<sup>2</sup><sub>2</sub>的源极连接NM<sup>2</sup><sub>1</sub>的漏极,依次直到NM<sup>n</sup><sub>m+1</sub>的源极连接NM<sup>n</sup><sub>m</sub>的漏极、NM<sup>n</sup><sub>m</sub>的源极连接NM<sup>n</sup><sub>m‑1</sub>的漏极...NM<sup>n</sup><sub>2</sub>的源极连接NM<sup>n</sup><sub>1</sub>的漏极,NM<sup>1</sup><sub>1</sub>、NM<sup>1</sup><sub>2</sub>...NM<sup>n</sup><sub>1</sub>的源极连接地,反相器的输入端连接PM<sup>n</sup><sub>1</sub>、PM<sup>n</sup><sub>2</sub>...PM<sup>n</sup><sub>m+1</sub>的漏极,反相器的输出端做为输出管脚复用电路的输出端,输出管脚复用电路的输出端连接芯片输出信号端;输出管脚复用电路共有n路输入,分别为:NM<sup>1</sup><sub>1</sub>和PM<sup>1</sup><sub>1</sub>的栅极连接芯片内部模块1的输出端,NM<sup>2</sup><sub>1</sub>和PM<sup>2</sup><sub>1</sub>的栅极连接芯片内部模块2的输出端,依次直到NM<sup>n</sup><sub>1</sub>和PM<sup>n</sup><sub>1</sub>的栅极连接芯片内部模块n的输出端,PM<sup>1</sup><sub>2</sub>、PM<sup>2</sup><sub>2</sub>...PM<sup>n</sup><sub>2</sub>以及NM<sup>1</sup><sub>2</sub>、NM<sup>2</sup><sub>2</sub>...NM<sup>n</sup><sub>2</sub>的栅极接控制位1,PM<sup>1</sup><sub>3</sub>、PM<sup>2</sup><sub>3</sub>...PM<sup>n</sup><sub>3</sub>以及NM<sup>1</sup><sub>3</sub>、NM<sup>2</sup><sub>3</sub>...NM<sup>n</sup><sub>3</sub>的栅极接控制位2,依次直到PM<sup>1</sup><sub>m+1</sub>、PM<sup>2</sup><sub>m+1</sub>...PM<sup>n</sup><sub>m+1</sub>以及NM<sup>1</sup><sub>m+1</sub>NM<sup>2</sup><sub>m+1</sub>...NM<sup>n</sup><sub>m+1</sub>的栅极接控制位m。
地址 100124 北京市朝阳区平乐园100号