发明名称 取样电路及主从正反器
摘要 取样电路包含一第一闩锁、一第二闩锁以及一讯号转换侦测器。第一闩锁设置于一逻辑电路之上游侧。第二闩锁设置于逻辑电路之下游侧。第一闩锁以及第二闩锁分别依据一参考时脉以及一控制时脉所产生之一触发时脉切换至彼此状态相反之一锁定状态或一穿透状态。讯号转换侦测器用以侦测逻辑电路所输出之讯号是否错误,并输出相对应之控制时脉。上述之取样电路可在发生时序错误时延迟切换第二闩锁至锁定状态以及切换第一闩锁至穿透状态,以正确取样。
申请公布号 TWI517584 申请公布日期 2016.01.11
申请号 TW103130449 申请日期 2014.09.03
申请人 国立交通大学 发明人 周世杰;杨家骧;刘玮昌;罗其伟;詹庆达
分类号 H03K5/13(2014.01);H03K3/037(2006.01) 主分类号 H03K5/13(2014.01)
代理机构 代理人 蔡朝安
主权项 一种取样电路,包含:一第一闩锁,其设置于一逻辑电路之上游侧,用以接受一第一输入讯号以及输出一第一输出讯号至该逻辑电路,其中该第一闩锁是依据一参考时脉以及一控制时脉所产生之一第一触发时脉切换至一锁定状态或一穿透状态;一第二闩锁,其设置于该逻辑电路之下游侧,用以接受该逻辑电路所输出之一第二输入讯号以及输出一第二输出讯号,其中该第二闩锁是依据该参考时脉以及该控制时脉所产生之一第二触发时脉切换至一锁定状态或一穿透状态,且该第二闩锁以及该第一闩锁之状态彼此相反;以及一讯号转换侦测器,其与该逻辑电路电性连接,用以侦测该逻辑电路所输出之该第二输入讯号是否错误,并输出相对应之该控制时脉,其中该第二输入讯号发生错误且该参考时脉为一取样准位时,该控制时脉导致该第一闩锁为该锁定状态,且该第二闩锁为该穿透状态。
地址 新竹市大学路1001号
您可能感兴趣的专利