发明名称 |
用以将万国码字元之可变长度编码点转码之处理器、方法、系统及制品 |
摘要 |
处理器包括多个封装资料暂存器。该处理器亦包括一解码单元以解码一封装可变长度编码点长度判定指令。该指令用以指示具有各自表示一字元之多个封装可变长度编码点之一第一来源封装资料。该指令亦用以指示一目的地储存位置。该处理器亦具有一执行单元,该执行单元与该解码单元及该等封装资料暂存器耦接。回应于该指令,该执行单元将一结果封装资料储存于该所指示之目的地储存位置中。该结果封装资料具有用于该等多个该等封装可变长度编码点中之各者之一长度。亦揭示其他处理器、方法、系统及指令。
|
申请公布号 |
TWI517042 |
申请公布日期 |
2016.01.11 |
申请号 |
TW103122082 |
申请日期 |
2014.06.26 |
申请人 |
英特尔股份有限公司 |
发明人 |
郭 师中 |
分类号 |
G06F9/30(2006.01);H03M7/30(2006.01) |
主分类号 |
G06F9/30(2006.01) |
代理机构 |
|
代理人 |
林志刚 |
主权项 |
一种处理器,其包含:多个封装资料暂存器;一解码单元,其用以解码一封装可变长度编码点长度判定指令,该封装可变长度编码点长度判定指令用以指示具有各自表示一字元之多个封装可变长度编码点之一第一来源封装资料,且该封装可变长度编码点长度判定指令用以指示一目的地储存位置;以及一执行单元,其与该解码单元及该等封装资料暂存器耦接,该执行单元用以回应于该封装可变长度编码点长度判定指令,将一结果封装资料储存于该所指示之目的地储存位置中,该结果封装资料具有用于该等多个封装可变长度编码点中之各者之一长度。
|
地址 |
美国加州圣大克拉瑞密逊学院路2200号 |