发明名称 阵列基板及其制作方法、显示装置
摘要 本发明涉及显示技术领域,公开了一种阵列基板及其制作方法、显示装置,包括:形成在衬底基板上的栅线、数据线、公共电极线,公共电极线将显示区域划分成多个像素区域,每个像素区域内都设置有像素电极;其中,像素区域包括:至少两个像素畴区域,像素电极与像素畴区域对应的部分具有条状镂空,栅线和数据线相交,且栅线和数据线中至少一条形成在至少两个像素畴区域之间的暗纹区,栅线和数据线的交叉处形成有薄膜晶体管,薄膜晶体管连接栅线、数据线和像素电极,栅线和数据线之间间隔第一绝缘层,数据线和像素电极之间间隔第二绝缘层。本发明将数据线和栅线中至少一条形成在像素畴区域之间的暗纹区,提高像素开口率,从而提高透明TFT-LCD的透过率。
申请公布号 CN105223749A 申请公布日期 2016.01.06
申请号 CN201510654443.7 申请日期 2015.10.10
申请人 京东方科技集团股份有限公司;合肥鑫晟光电科技有限公司 发明人 周纪登
分类号 G02F1/1362(2006.01)I;G02F1/1343(2006.01)I 主分类号 G02F1/1362(2006.01)I
代理机构 北京路浩知识产权代理有限公司 11002 代理人 李相雨
主权项 一种阵列基板,其特征在于,包括:形成在衬底基板上的栅线、数据线、公共电极线,所述公共电极线将显示区域划分成多个像素区域,每个所述像素区域内都设置有像素电极;其中,所述像素区域包括:至少两个像素畴区域,所述像素电极与所述像素畴区域对应的部分具有条状镂空,所述栅线和数据线相交,且所述栅线和数据线中至少一条形成在所述至少两个像素畴区域之间的暗纹区,所述栅线和数据线的交叉处形成有薄膜晶体管,所述薄膜晶体管连接所述栅线、数据线和像素电极,所述栅线和数据线之间间隔第一绝缘层,所述数据线和像素电极之间间隔第二绝缘层。
地址 100015 北京市朝阳区酒仙桥路10号