发明名称 一种高速差分双模预分频率器
摘要 本发明属于射频通信芯片技术领域,用于数千兆(multi-GHz)频率综合的锁相环设计技术,尤其涉及一种高速差分双模预分频率器,本发明提出一种高速差分双模预分频率器,将触发器输入端的逻辑门与输入级的时钟使能反相器合并,并利用输入输出皆为反相关系的逻辑门转换规则。利用差分电路间的锁存器,将高速动态电路转化成同样高速的静稳态电路。本技术方案提供一种适合新深亚微米工艺的高速度、低功耗的双模预分频率器设计技术,有效满足了现在无线通信射频芯片中频率综合器和本地震荡器分频的设计要求。
申请公布号 CN105207672A 申请公布日期 2015.12.30
申请号 CN201510673846.6 申请日期 2015.10.16
申请人 上海矽昌通信技术有限公司 发明人 束克留;李兴仁;石亚飞
分类号 H03L7/18(2006.01)I 主分类号 H03L7/18(2006.01)I
代理机构 上海申新律师事务所 31272 代理人 俞涤炯
主权项 一种高速差分双模预分频率器,其特征在于,所述高速差分双模预分频率器包括:第一级反向电路,包括第一带时钟使能与或门电路和第一带时钟使能与非门电路;第二级反向电路,包括第一带时钟使能反相器和第二带时钟使能反相器,所述第一带时钟使能反相器的输入端与所述第一带时钟使能与非门电路的输出端连接,所述第二带时钟使能反相器的输入端与所述第一带时钟使能与或门电路的输出端连接;第三级反向电路,包括一个第二带时钟使能与非门电路和一个第二带时钟使能与或门电路,所述第二带时钟使能与非门电路的第一输入端与所述第一带时钟使能反相器的输出端连接,所述第二带时钟使能与或门电路的第一输入端与所述第二带时钟使能反相器的输出端连接;第四级反向电路,包括第三带时钟使能反相器和第四带时钟使能反相器,所述第三带时钟使能反相器的输入端与所述第二带时钟使能与非门的输出端连接,所述第四带时钟使能反相器的输入端与所述第二带时钟使能与或门的输出端连接,以及所述第一带时钟使能反相器的输出端与所述第一带时钟使能与或门电路的第二输入端连接,所述第三带时钟使能反相器的输出端与所述第一带时钟使能与或门电路的第二输入端连接,所述第二带时钟使能反相器的输出端与所述第一带时钟使能与非门电路的第二输入端连接,所述第四带时钟使能反相器的输出端与所述第一带时钟使能与非门电路的第一输入端连接。
地址 200120 上海市浦东新区张江高科技园区祖冲之路887弄83-84号408室