发明名称 一种驱动器并联扩容方法及结构
摘要 本发明公开一种驱动器并联扩容方法及结构,方法包括步骤:确定需要并联的驱动器的个数;将待并联的驱动器的其中一台确定为主驱动器,其余为从驱动器;主驱动器发出同步脉冲信号,从驱动器接收同步脉冲信号,并将自身三角载波与主驱动器的三角载波进行相位同步;主驱动器通过总线通信端口请求每个从驱动器的输出电流,以实现电流均分算法,满足电机控制需求;将主驱动、从驱动器的输出端口分别串联电抗器后并联,进而连接伺服电机的驱动控制输入端口,则实现驱动器并联扩容。本发明可降低对功率管开关特性的一致性要求,容易实现模块化,同时缩短开发周期。
申请公布号 CN105207453A 申请公布日期 2015.12.30
申请号 CN201510591672.9 申请日期 2015.09.16
申请人 南京埃斯顿自动控制技术有限公司 发明人 朱洪顺;刘海皓;吴波
分类号 H02M1/092(2006.01)I;H02P1/04(2006.01)I 主分类号 H02M1/092(2006.01)I
代理机构 南京天翼专利代理有限责任公司 32112 代理人 王玉梅
主权项 一种驱动器并联扩容方法,其特征是,包括以下步骤:1)确定需要并联的驱动器的个数:定义所需驱动器总容量为P<sub>total</sub>,单台驱动器容量为P<sub>per</sub>,则需要并联的驱动器个数为<img file="FDA0000804192720000011.GIF" wi="245" he="132" />其中n≥2,η为容量折损系数,0.7≤η≤0.85;2)将待并联的驱动器的其中一台确定为主驱动器,其余为从驱动器;选择所述主驱动器上的一个端口作为同步脉冲信号输出端口,各从驱动器上的一个端口作为同步脉冲信号输入端口,主驱动器的同步脉冲信号输出端口分别连接各从驱动器的同步脉冲信号输入端口;分别选择主驱动器及各从驱动器上的一个端口作为总线通信端口,主驱动器、从驱动器通过总线通信端口进行总线连接通信;3)主驱动器发出同步脉冲信号,从驱动器接收同步脉冲信号,并将自身三角载波与主驱动器的三角载波进行相位同步;4)主驱动器通过总线通信端口请求每个从驱动器的输出电流,以实现电流均分算法:将得到的从驱动器的输出电流与主驱动器自身输出电流相加,得到电机实际总电流<img file="FDA0000804192720000012.GIF" wi="175" he="124" />定义电机总电流指令值<img file="FDA0000804192720000013.GIF" wi="67" he="75" />将电机总电流指令值<img file="FDA0000804192720000014.GIF" wi="36" he="75" />与电机实际总电流<img file="FDA0000804192720000015.GIF" wi="136" he="118" />送入PI调节器,得到总参考电压<img file="FDA0000804192720000016.GIF" wi="75" he="78" />则n个并联的驱动器中,每个驱动器校正前的参考电压<img file="FDA0000804192720000017.GIF" wi="213" he="92" />将第k个从驱动器的指令电流平均值<img file="FDA0000804192720000018.GIF" wi="87" he="77" />与实际电流i<sub>q</sub>(k)送入PI调节器,得到第k个从驱动器的参考电压补偿值<img file="FDA0000804192720000019.GIF" wi="157" he="75" />则第k个从驱动器的参考电压值<img file="FDA00008041927200000110.GIF" wi="363" he="83" />主驱动器向第k个从驱动器发送参考电压指令<img file="FDA00008041927200000111.GIF" wi="129" he="76" />上述k为驱动器编号;5)将主驱动器的输出端口U、V、W与每个从驱动器的输出端口U、V、W都分别串联电抗器,然后按照U、V、W端口分别对应并联,进而连接伺服电机的U、V、W端口中的相应端口,则实现驱动器并联扩容。
地址 211100 江苏省南京市江宁开发区将军大道155号