发明名称 动态可重构高速串行总线时间同步装置
摘要 一种动态可重构高速串行总线时间同步装置,包括通道检测控制器、线路传输延迟时间表、时间同步控制器、时间计数器和总线通道控制器,采用通道延迟时间修正与时间码广播方式,能够对动态可重构高速串行总线节点进行精确的时间同步。
申请公布号 CN204883706U 申请公布日期 2015.12.16
申请号 CN201520394654.7 申请日期 2015.06.10
申请人 首都师范大学 发明人 邱柯妮;李超;周继芹;张伟功;王晶;朱晓燕;徐远超
分类号 G06F13/42(2006.01)I 主分类号 G06F13/42(2006.01)I
代理机构 代理人
主权项 一种动态可重构高速串行总线时间同步装置,其特征在于:包括通道检测控制器、线路传输延迟时间表、时间同步控制器、时间计数器和总线通道控制器,其中所述通道检测控制器用于通过在检测信息包中传递检测信息包的发送与接收时间,对通道的线路传输延迟时间进行测量计算;所述线路传输延迟时间表是按照总线通道及主节点号建立的二维表格,用来存储通道检测控制器测量计算的通道延迟时间;所述时间同步控制器在时间主节点中用于发送广播时间码,在从节点中用于接收时间主节点发送的时间广播码,使用线路传输延迟时间表中的通道传输延迟时间进行修正后,重新设置时间计数器的计数值,进行总线时间同步;所述时间计数器利用总线节点工作时间进行本地的时间计数;所述总线通道控制器用于实现动态可重构高速串行总线通道数据通信功能。
地址 100048 北京市海淀区西三环北路56号