发明名称 控制直流-直流变换器的方法和电路
摘要 本发明提供了一种在低负载状态减小反向电流和提高输出电压响应速度的DC-DC变换器。误差放大电路从输出电压产生误差信号。根据误差信号,脉冲信号产生电路产生第一脉冲信号。比较电路从误差信号产生比较结果信号。驱动信号产生电路产生恒定电平的信号和第二脉冲信号。输出电路接收第一脉冲信号和恒定电平信号或第二脉冲信号,从而产生第一和第二驱动信号以驱动第一和第二晶体管。当接收到恒定电平信号时,输出电路根据第一脉冲信号产生第二驱动信号,当接收到第二脉冲信号时,输出电路根据第一和第二脉冲信号产生第二驱动信号。
申请公布号 CN100585996C 申请公布日期 2010.01.27
申请号 CN200710152183.9 申请日期 2007.09.14
申请人 富士通微电子株式会社 发明人 笠井稔彦;国分政利;加藤兼士
分类号 H02M3/155(2006.01)I 主分类号 H02M3/155(2006.01)I
代理机构 北京东方亿思知识产权代理有限责任公司 代理人 宋 鹤
主权项 1.一种从输入电压(VDD)产生输出电压(Vo)的直流-直流变换器(10),该直流-直流变换器的特征在于:第一晶体管(T1),用于接收所述输入电压;第二晶体管(T2),与所述第一晶体管连接;扼流线圈(L1),具有与所述第一晶体管和所述第二晶体管之间的连接节点(N1)连接的第一端和用于输出所述输出电压的第二端;误差放大器电路(21),将所述输出电压与第一参考电压(Vr1)进行比较以产生误差信号(S1);脉冲信号产生电路(31),产生与所述误差信号一致的第一脉冲信号(S3);比较电路(28),将所述误差信号与第二参考电压(Vr2)进行比较并产生比较结果信号(S4),所述比较结果信号(S4)处于第一种逻辑状态或第二种逻辑状态;驱动信号产生电路(29),用于接收所述比较结果信号并产生恒定电平信号或第二脉冲信号,当接收到所述第一种逻辑状态的比较结果信号时,所述驱动信号产生电路产生所述恒定电平信号,当接收到所述第二种逻辑状态的比较结果信号时,产生所述第二脉冲信号;和输出电路(32),用于接收所述第一脉冲信号,以及接收所述恒定电平信号或所述第二脉冲信号,并产生第一驱动信号和第二驱动信号(DH,DL),所述第一驱动信号和第二驱动信号分别驱动所述第一晶体管和所述第二晶体管,当接收到所述恒定电平信号时,所述输出电路根据所述第一脉冲信号产生所述第二驱动信号,当接收到所述第二脉冲信号时,所述输出电路利用所述第一脉冲信号和所述第二脉冲信号产生所述第二驱动信号,其中,当接收到所述第二脉冲信号时,所述输出电路产生所述第二驱动信号以在所述第一晶体管的截止期间间歇性地导通所述第二晶体管。
地址 日本东京都