发明名称 使用地址快取的序列传输接口的内存模块、序列传输控制器与控制方法
摘要 一种使用地址快取的序列传输接口的内存模块、序列传输控制器与控制方法,该内存模块包含:一闪存阵列;一序列并行转换器,用来接收以序列方式传输的信号并产生控制命令、地址以及存取数据;一地址缓存器;一地址累加器,将地址缓存器所暂存的地址累加后回存至地址缓存器;以及一闪存控制器,用来控制闪存阵列的数据存取。该控制方法即,当序列并行转换器接收到的控制命令为一般命令时,序列并行转换器会接收从系统芯片后续传来的地址,并储存到地址缓存器,之后闪存控制器以地址缓存器所暂存的地址来存取闪存阵列的数据;而当序列并行转换器接收到的控制命令为特殊命令时,此时闪存控制器直接以地址缓存器所暂存的地址存取闪存阵列的数据而不需要等待地址更新。
申请公布号 CN101458673A 申请公布日期 2009.06.17
申请号 CN200710196838.2 申请日期 2007.12.11
申请人 凌阳科技股份有限公司 发明人 李育柱;陈文宽
分类号 G06F13/40(2006.01)I 主分类号 G06F13/40(2006.01)I
代理机构 北京三友知识产权代理有限公司 代理人 任默闻
主权项 1. 一种使用地址快取的序列传输接口的内存模块,其特征在于,该内存模块包括:一序列并行转换器,是接收一系统芯片的一参考频率信号、一芯片使能信号以及经由复数条信号线以序列方式所传输的控制命令信号、地址信号、与数据信号,进而输出一控制命令、一地址总线信号以及一数据总线信号;一闪存阵列,是用来储存前述数据总线信号;一地址缓存器,是根据前述地址总线信号用以作为存取地址;一地址累加器,当该序列传输接口的内存模块存取完数据后,该地址累加器将前述地址缓存器所储存的该存取地址累加后,进而回存至前述地址缓存器;以及一闪存控制器,是接收前述控制命令、以及接收前述地址缓存器所储存的存取地址,用以对前述闪存阵列中的数据存取进行控制,该闪存控制器将前述闪存阵列中所读取的数据传输给该序列并行转换器或从该序列并行转换器所接收的数据储存至前述闪存阵列中;其中,当前述序列并行转换器接收到的该控制命令信号为一般命令后,前述序列并行转换器会将该控制命令信号后续的部分位信号做为存取地址储存到前述地址缓存器中,之后前述闪存控制器开始进行数据的存取;当前述序列并行转换器接收到的该控制命令信号为特殊命令后,前述闪存控制器开始存取数据。
地址 台湾省新竹科学工业园区