发明名称 一种用于计算机网络的高精度时间同步设备、系统及方法
摘要 本发明提供一种可用于计算机网络性能测试、监控系统以及网络仿真的高精度时间同步设备、方法和系统。包括:利用硬件电路实现时间戳发生电路,将时间戳记录位置移到物理链路层,消除常见软件时间戳中缓存延迟以及中断响应时间延迟带来的影响;并且通过基于预测的时间同步算法(Prediction-based Clock Synchronization,PCS)实现各测量节点的精确时钟同步;本发明提高了时间戳精度,可以确保各测量节点同步时间戳误差不超过100ns,达到了与采用GPS同步相当的精度,但实现简单、造价低廉。
申请公布号 CN101388741A 申请公布日期 2009.03.18
申请号 CN200810224891.3 申请日期 2008.10.24
申请人 中国科学院计算技术研究所 发明人 谢应科;王建东;祝超;谢高岗
分类号 H04J3/06(2006.01)I 主分类号 H04J3/06(2006.01)I
代理机构 北京泛华伟业知识产权代理有限公司 代理人 王 勇
主权项 1、一种用于网络系统的时间同步设备,包括,GTP收发器、媒体访问控制器、收发数据包缓冲队列和PCIe端点控制器,其特征在于,所述时间同步设备还包括一个或者多个时间戳插入模块和一个或者多个PCS时间戳发生器;其中,所述PCS时间戳发生器,用于产生同步时间戳;所述时间戳插入模块分别和PCS时间戳发生器、媒体访问控制器以及收发数据包缓冲队列相连接,将所述同步时间戳插入到数据包的物理链路层。
地址 100190北京市海淀区中关村科学院南路6号