发明名称 | 动态浮点输入之D型正反器 | ||
摘要 | 一种动态浮点输入D型正反器,包括浮点输入级、第一电晶体串以及第二电晶体串。于预充电期间,浮点输入级将输入资料传送至第一电晶体串;第一电晶体串储存此输入资料之逻辑状态,并且将其之输出节点预充电至第一准位。于输出期间,第一电晶体串依据先前所储存之资料逻辑状态而决定其输出节点之准位;第二电晶体串依据第一电晶体串输出节点之逻辑状态而决定D型正反器之输出准位。 | ||
申请公布号 | TWI324856 | 申请公布日期 | 2010.05.11 |
申请号 | TW095139968 | 申请日期 | 2006.10.30 |
申请人 | 财团法人工业技术研究院 | 发明人 | 赵廷昇;杨维斌;罗有龙 |
分类号 | H03K23/52;H03K3/00 | 主分类号 | H03K23/52 |
代理机构 | 代理人 | 詹铭文;萧锡清 | |
主权项 | 一种动态浮点输入之D型正反器,包括:一浮点输入级,用以于一预充电期间将一输入资料传送至其输出端,其中该浮点输入级包括:一P型电晶体,其源极与汲极其中一者接收该输入资料,而另一者作为该浮点输入级之输出端,其中该P型电晶体于该预充电期间为导通状态,而于一输出期间为截止状态;以及一N型电晶体,其中该N型电晶体之汲极耦接至该浮点输入级之输出端,该N型电晶体之源极接地,而该N型电晶体之闸极接收该输入资料之反相信号;以及一闩锁级,包括:一第一电晶体串,其输入节点耦接至该浮点输入级之输出端,用以于该预充电期间将该第一电晶体串之输出节点预充电至一第一准位,并且于该预充电期间储存该输入资料之逻辑状态;当于该输出期间,该第一电晶体串依据先前所储存该输入资料之逻辑状态而决定该第一电晶体串之输出节点之准位;以及一第二电晶体串,其输入节点耦接至该第一电晶体串之输出节点,该第二电晶体串之输出节点提供该D型正反器之第一输出信号,而于该输出期间,依据该第一电晶体串输出节点之逻辑状态而决定该第二电晶体串输出节点之准位。 | ||
地址 | 新竹县竹东镇中兴路4段195号 |