发明名称 | 电子器件及其制造方法 | ||
摘要 | 本发明的半导体芯片具有配线基板和芯片部分。配线基板具有:绝缘树脂层,其具有第一主表面和第二主表面;以及第一配线层,其布置在第二主表面侧的绝缘树脂层上。芯片部分在底面上具有突出电极。绝缘树脂层如此保持芯片部分,以致于芯片部分的底面和侧面接触到绝缘树脂层,并且在第一主表面侧的绝缘树脂层上暴露芯片部分的顶面。芯片部分的突出电极和第一配线层连接。 | ||
申请公布号 | CN100543953C | 申请公布日期 | 2009.09.23 |
申请号 | CN200480029272.9 | 申请日期 | 2004.10.06 |
申请人 | 日本电气株式会社 | 发明人 | 渡边真司;山口幸雄 |
分类号 | H01L21/60(2006.01)I | 主分类号 | H01L21/60(2006.01)I |
代理机构 | 中原信达知识产权代理有限责任公司 | 代理人 | 梁晓广;陆锦华 |
主权项 | 1. 一种电子器件,包含:配线基板,其包括:绝缘树脂层,具有第一主表面和第二主表面;以及第一配线层,布置在第二主表面侧的所述绝缘树脂层上;第二配线层,形成在所述绝缘树脂层的第一主表面上;芯片部分,其包括底面上的突出电极,并且安装在所述配线基板上;并且其中所述绝缘树脂层保持所述芯片部分,使得所述芯片部分的底面以及侧面的至少一部分接触所述绝缘树脂层,而且在所述第一主表面侧的所述绝缘树脂层上暴露所述芯片部分的顶面,并且其中所述芯片部分的所述突出电极与所述第一配线层连接,其中,所述芯片部分从所述绝缘树脂层的第一主表面突出,以及其中,其上形成有所述第二配线层的所述第一主表面被布置在所述芯片部分的顶面的下方且被布置在所述第二主表面的上方。 | ||
地址 | 日本东京 |