发明名称 可程式化整数/分数除频器
摘要
申请公布号 申请公布日期 2011.02.11
申请号 TW096117362 申请日期 2007.05.16
申请人 财团法人工业技术研究院 发明人 邱焕科;余永凌;杨子毅
分类号 H03K23/00 主分类号 H03K23/00
代理机构 代理人 洪澄文 台北市大安区信义路4段279号3楼;颜锦顺 台北市大安区信义路4段279号3楼
主权项 一种可程式化整数/分数除频器,用以将一输入讯号之频率除以一第一除数而产生一输出讯号,其中该第一除数系一整数或分数,包括:一可程式化整数除频器,其将该输入讯号之频率除以一第二除数而产生该输出讯号,其中该第二除数系根据一除数切换讯号而设定为至少第一及第二整数;以及一分数切换器,计算该输出讯号之脉波数,并且当该输出讯号之脉波数等于一既定脉波数时,产生该除数切换讯号以从该第一整数切换为该第二整数,其中该既定脉波数系根据该第一除数之一分数部分而决定,以及该分数切换器系接受至少一分数除数控制讯号之控制以改变该既定脉波数,进而改变该第一除数之分数部分。如申请专利范围第1项所述之可程式化整数/分数除频器,其中该可程式化整数除频器系更接收至少一除数控制讯号,用以根据该除数控制讯号选择该第一及该第二整数之值。如申请专利范围第1项所述之可程式化整数/分数除频器,其中该既定脉波数系设定为该可程式化整数/分数除频器之输出讯号之脉波长度除以该除数切换讯号之脉波长度。如申请专利范围第2项所述之可程式化整数/分数除频器,该可程式化整数除频器包括相串接之N个可程式化双模除频单元,其中每一双模除频单元之除数变换为整数N1及整数(N1+1),其中该第一整数系一与该除数控制讯号无关之整数,该第二整数系根据该除数控制讯号而设定为N1N+(N1N-1×DSN-1+N1N-2×N1N-2+…+N10×DS0),其中DSN-1至DS0系根据该除数控制讯号而决定为0或1,N,N1分别系第三、第四整数。如申请专利范围第1项所述之可程式化整数/分数除频器,其中该可程式化整数除频器系包括一链式除频器,该链式除频器系包括一个以上串连之双模除频单元,其中每一双模除频单元之除数分别可接收个别之一除数控制讯号及一模式讯号而设定为第三及第四整数,该除数切换讯号系用做该最后一个双模除频单元之模式讯号。如申请专利范围第5项所述之可程式化整数/分数除频器,其中该第三及第四整数分别为2及3。如申请专利范围第5项所述之可程式化整数/分数除频器,其中该链式除频器系接收该输入讯号,将该输入讯号之频率除以该第二整数后而产生该分数切换器之输入讯号,该第一除数系根据每一双模除频单元之个别之除数控制讯号及模式讯号、及该既定脉波数而决定。如申请专利范围第7项所述之可程式化整数/分数除频器,其中:Z=N1N+N1-M×DZ0+N1-(M-1)×DZ1+…+N1N-M-2×DZN-2+N1N-M-1×DZN-1,其中Z系该第一除数,N系该双模除频单元之个数,N1系该第三整数,M系一整数,DZ0至DZN-1分别为0或1,以及每一双模除频单元之除数控制讯号S_CTRL(k)位准系根据DZk为1及0而设定为第一及第二位准。如申请专利范围第8项所述之可程式化整数/分数除频器,其中该既定脉波数系(N1)M/X,其中X系该除数切换讯号使该除数切换讯号之脉波长度等于该输出讯号之脉波长度之X倍。如申请专利范围第8项或第9项所述之可程式化整数/分数除频器,其中该双模除频单元之模式输出/输入控制端串接逻辑电路,可改变第一除数为:Z=N1N+2-M×DZ0+2-(M-1)×DZ1+…+2N-M-2×DZN-2+2N-M-1×DZN-1,其中该既定脉波数系2M/X。如申请专利范围第10项所述之可程式化整数/分数除频器,其中该可程式化整数除频器更包括一第二整数除频器,该链式除频器接收该输入讯号,以及该第二整数除频器系将该链式除频器之输出讯号除以一第五整数以产生该可程式化整数除频器之输出讯号。如申请专利范围第11项所述之可程式化整数/分数除频器,其中该第一除数系根据该每一双模除频单元之个别之除数控制讯号及该第五整数以及该既定脉波数而决定。如申请专利范围第12项所述之可程式化整数/分数除频器,其中:Z=N1N×ND2+2-M×DZ0+2-(M-1)×DZ1+…+2N-M-2×DZN-2+2N-M-1×DZN-1,其中Z系该第一除数,N系该双模除频单元之个数,N1系该第三整数,ND2系该第五整数、M系一整数,DZ0至DZN-1分别为0或1,以及每一双模除频单元之除数控制讯号S_CTRL(k)位准系根据DZk为1及0而设定为第一及第二位准。如申请专利范围第11项所述之可程式化整数/分数除频器,其中第二整数除频器系一多模除频器,其接收至少一第二除数控制讯号之控制以改变该第五整数之值。如申请专利范围第14项所述之可程式化整数/分数除频器,其中该第二整数除频器系包括:一第三整数除频器,系将该链式除频器所产生之输出讯号之频率除以一第六整数,用以提供不同相位之相位输出讯号;一相位切换器,系接收相位转换资料来循序地决定输出讯号为对应之相位输出讯号;一记忆体,储存两组以上之除数之相位转换资料,分别对应不同之第六整数;以及一逻辑电路,系接收至少一第六整数控制讯号及除数切换讯号,并根据该第六整数控制讯号及该除数切换讯号产生记忆体之位址,而命令该位址之记忆体提供相位转换资料至该相位切换器之相位控制端。如申请专利范围第7项所述之可程式化整数/分数除频器,其中该可程式化整数除频器更包括一第二及第三整数除频器,该链式除频器接收该输入讯号,该第二整数除频器系将该链式除频器之输出讯号除以一第三除数,并且接收该除数切换讯号以改变该第三除数之值为至少第五及第六整数,以及该第三整数除频器系将该第二整数除频器除以一第七整数以产生该可程式化整数除频器之输出讯号。如申请专利范围第16项所述之可程式化整数/分数除频器,其中该第一除数系根据该每一双模除频单元之个别之除数控制讯号,该第五及第六及第七整数,以及该既定脉波数而决定。如申请专利范围第17项所述之可程式化整数/分数除频器,其中:Z=N1N×(ND22-ND21)×ND3+2-M×DZ0+2-(M-1)×DZ1+…+2N-M-2×DZN-2+2N-M-1×DZN-1,其中N系该双模除频单元之个数,N1系该第三整数,M系一整数,ND21系该第五整数,ND22系该第六整数,以及ND3系该第七整数,DZ0至DZN-1分别为0或1,并符合(N1N×(ND22-ND21)×ND3+20×DS0+21×DS1+…+2N-1×DSN-1)=(N1N×ND21×ND3+20×DZ0+21×DZ1+…+2N+Q-2×DZN+Q-2+2N+Q-1×DZN+Q-1),以及每一双模除频单元及第二整数除频器之除数控制讯号S_CTRL(k)位准系根据DZk为1及0而设定为第一及第二位准,其中Q系该第二整数除频器之除数控制端之个数。如申请专利范围第18项所述之可程式化整数/分数除频器,其中该既定脉波数系2M/X,其中X系该除数切换讯号使该切换讯号之脉波长度等于该输出讯号之脉波长度之X倍。如申请专利范围第16项所述之可程式化整数/分数除频器,其中该第二整数除频器系一多模除频器,其接收至少一第二除数控制讯号之控制以改变该第六整数之值。如申请专利范围第16项所述之可程式化整数/分数除频器,其中该第三整数除频器系一多模除频器,其接收至少一第三除数控制讯号之控制以改变该第七整数之值。如申请专利范围第1项所述之可程式化整数/分数除频器,其中该可程式化整数除频器系包括一链式除频器,该链式除频器系包括一个以上串连之双模除频单元,其中该分数切换器包括:一相位调整电路,以使该除数切换讯号与前一级双模除频单元之输出讯号同步。一种可程式化整数/分数除频器,用以将一输入讯号之频率除以一第一除数而产生一输出讯号,其中该第一除数系一整数或分数,包括:一双模除频器,其将该输入讯号之频率除以一第二除数,其中该第二除数系根据除数切换讯号而设定为第一及第二整数;以及一脉波计数器,计算该双模除频器之输出讯号之脉波数,并且当该脉波数等于一第三整数时,产生该输出讯号;以及一抑制计数器,计算该双模除频器之输出讯号之脉波数,并且当该脉波数等于一第四整数时,切换一模式讯号为第二位准,并且当该输出讯号为一既定位准时,重置该模式讯号为第一位准;以及一分数切换器,计算该抑制计数器之模式讯号之脉波数,并且当该脉波数等于一既定脉波数时,产生该除数切换讯号以切换该双模除频器之除数,其中该既定脉波数系根据该第一除数之一分数部分而决定,以及该分数切换器系接受至少一分数除数控制讯号之控制以改变该既定脉波数,进而改变该第一除数之分数部分。如申请专利范围第23项所述之可程式化整数/分数除频器,其中该分数切换器包括:一相位调整电路,以使该除数切换讯号与该双模除频器之输出讯号同步。如申请专利范围第23项所述之可程式化整数/分数除频器,其中该分数切换器系串接于该抑制计数器及该双模除频器之间,该第一及第二整数为连续,该第三整数必须大于或等于该第一及第四整数,其中该第一除数系根据该第一、第三及第四整数,以及该既定脉波数而决定。如申请专利范围第25项所述之可程式化整数/分数除频器,其中:Z=P×N1+2-M×S,其中N1、P、S系该第一、第三及第四整数,M系一整数。如申请专利范围第26项所述之可程式化整数/分数除频器,其中该既定脉波数系2M/X,其中X系该除数切换讯号使该除数切换讯号之脉波长度等于该输出讯号之脉波长度之X倍。如申请专利范围第26项所述之可程式化整数/分数除频器,更包括:增加至少一辅助抑制计数器及一辅助分数切换器,用以设定该抑制计数器之第四整数之最大数值仅等于该脉波计数器之第三整数;以及设定该抑制计数器、该至少一辅助抑制计数器、该分数切换器、及该至少一辅助分数切换器之控制讯号分别为不同之整数,以满足该第一除数之范围为连续。如申请专利范围第28项所述之可程式化整数/分数除频器,其中:Z=P×N1+2-M1×S1+…+2-MN×SN,其中N1系该第一整数,P系该第三整数,S1至SN系该第四整数列,M1至MN系一整数列,并且M1>…>MN及P@sIMGCHAR!d10016.TIF@eIMG!S1…SN。如申请专利范围第29项所述之可程式化整数/分数除频器,其中该每一分数切换器之既定脉波数分别为2M1/X…2MN/X,其中X系该除数切换讯号使该除数切换讯号之脉波长度等于该输出讯号之脉波长度之X倍。如申请专利范围第28项所述之可程式化整数/分数除频器,其中:当该抑制计数器和该至少一辅助抑制计数器之重置讯号错开一个双模除频器之输出讯号之脉波宽度时,该抑制计数器和该至少一辅助抑制计数器的数量各为1,以满足该第一除数之范围为连续。如申请专利范围第31项所述之可程式化整数/分数除频器,其中:Z=P×N1+2-M1×S1+2-M2×S2,其中N1系该第一整数,P系该第三整数,S1及S2系该第四整数列,M1及M2系一整数列,并且M1>M2及P@sIMGCHAR!d10017.TIF@eIMG!S1及S2。如申请专利范围第32项所述之可程式化整数/分数除频器,其中该既定脉波数分别为2M1/X及2M2/X,其中X系该除数切换讯号使该切换讯号之脉波长度等于该输出讯号之脉波长度之X倍。
地址 新竹县竹东镇中兴路4段195号