发明名称 一种存储器测试装置及一种存储器芯片测试方法
摘要 本发明提供一种存储器测试装置及一种存储器芯片测试方法,改变传统存储器测试仪的失效地址存储器的地址空间和被测芯片的地址空间一一对应的关系,将失效地址存储器的地址空间分割为连续的存储记录单元,每个存储记录单元不再存储测试通过的比特的地址数据,仅存储测试失效比特的地址数据:存储失效比特所在同测接触的标识地址、失效比特所在芯片在其所在同测接触内的相对地址、失效比特在其所在芯片内的地址信息等,由此在存储器功能测试过程中,实现了多芯片的失效信息的同时存储,以及失效地址硬件存储空间的利用率和测试速度的大大提高。
申请公布号 CN105139893A 申请公布日期 2015.12.09
申请号 CN201510655029.8 申请日期 2015.09.27
申请人 上海华力微电子有限公司 发明人 李强;席与凌;王继华;高金德
分类号 G11C29/56(2006.01)I 主分类号 G11C29/56(2006.01)I
代理机构 上海思微知识产权代理事务所(普通合伙) 31237 代理人 智云
主权项 一种存储器测试装置,能对多个同类型的被测芯片进行同测,包括依次连接的算法向量发生器、数字比较器、失效地址存储器;所述算法向量发生器存放有用于存储器功能测试的测试向量信息;所述数字比较器用于将每个被测芯片的输出响应与所述测试向量的期待值相比较,来判断被测存储器芯片是否失效;其特征在于,所述存储器测试装置还包括触发器,所述失效地址存储器主要由相等长度的连续多个存储记录单元组成,所述触发器在数字比较器判定某个被测存芯片失效时,触发失效地址存储器将失效的被测芯片的失效比特的地址数据存储至相应的存储记录单元;所述存储记录单元存储的失效比特的地址数据包括被测芯片用于同测的标识地址和相对地址以及失效比特在被测芯片内的行列地址信息。
地址 201203 上海市浦东新区张江开发区高斯路568号