发明名称 北斗多功能时统系统
摘要 本发明涉及一种北斗多功能时统系统,包括天线模块、卫星接收模块、NTP模块、守时板模块、B码输出模块、母板,天线模块的输出与卫星接收模块相连,卫星接收模块与母板相连,NTP模块与母板相连,守时板模块与母板相连,B码输出模块与母板相连,母板分别与各功能模块相连,显控单元与母板相连,电源模块与母板相连。本发明具有高精度的时频服务,支持多个NTP输出,支持多类时频信号输出,支持B码参数可调,支持RS‐232、RS‐485电平格式报文输出,支持波特率可配,结构采用插卡式设计,可广泛应用于通信系统、电力系统、数字广播电视系统、金融系统、气象天文系统、物联网、专用通讯等需要精密时间服务的领域。
申请公布号 CN105137753A 申请公布日期 2015.12.09
申请号 CN201510577663.4 申请日期 2015.09.11
申请人 西安航光卫星测控技术有限公司 发明人 田亚素;肖龙;高飞
分类号 G04R20/02(2013.01)I 主分类号 G04R20/02(2013.01)I
代理机构 西安文盛专利代理有限公司 61100 代理人 李中群
主权项 一种北斗多功能时统系统,包括天线模块(1)、卫星接收模块(2)、NTP模块(3)、守时板模块(4)、B码输出模块(5)、母板(6)、显控单元(7)和电源模块(8);所述的天线模块(1)的输出与卫星接收模块(2)相连,卫星接收模块(2)的输出/输入端与母板(6)相连,NTP模块(3)的输入/输出端与母板(6)相连,守时板模块(4)的输入输出端与母板(6)相连,B码模块(5)的输入/输出端与母板(6)相连,显控单元(7)的输入模块与母板(6)相连,电源模块(8)的输出与母板(6)相连,其特征在于:所述的守时模块(4)包括总线接口(41)、铷钟(42)、STM32模块(43)、FPGA主控模块(44)、JTAG接口(45)、Flash存储(46)、时钟倍频芯片(47)、1PPS输入(48)、1PPS输出(49)和DC输入(410),守时模块(4)的总线输入/输出端与母板(6)相连,总线接口(41)与FPGA主控模块(44)相连,FPGA主控模块(44)输出与总线接口(41)相连,铷钟(42)输出与FPGA主控模块(44)相连,STM32模块(43)与FPGA主控模块(44)相连,FPGA主控模块(44)输入/输出与JTAG接口(45)和Flash存储(46)相连,时钟倍频芯片(47)输出与FPGA主控模块(44)相连,1PPS输入(48)输出与FPGA主控模块(44)相连,1PPS输出(49)输入与FPGA主控模块(44)相连,DC输入(410)输出与FPGA主控模块(44)相连;所述的FPGA主控模块(44)包括干扰信号处理单元、频差计算单元、参数转换单元、分频单元和倍频单元,来自1PPS输入(48)的信号经过干扰信号处理单元处理后得到稳定的信号作为卫星基准同步信号;FPGA主控模块(44)经过分频单元产生固定脉冲信号,在频差计算单元内与卫星基准同步信号的前沿进行比较,最后由参数转换单元转换为对应的频率参数后与铷钟(42)对接,完成对铷钟频率值的闭环校准。
地址 710119 陕西省西安市高新产业园学士路10号