发明名称 Flipflop circuit and computer system having the same
摘要 <p>플립플롭 회로는 동적 입력부 및 제어 클럭 생성기를 포함한다. 동적 입력부는 클럭 신호 및 입력 데이터를 포함하는 논리 정보에 기초하여 클럭 신호의 제1 페이즈에서 평가 노드를 전원 전압 레벨로 프리차지하고, 클럭 신호의 제2 페이즈에서 입력 데이터에 기초하여 평가 노드의 방전 여부를 결정하며, 제1 제어 클럭 신호에 응답하여 평가 노드의 전압 레벨 강하를 방지한다. 제어 클럭 생성기는 적어도 상기 클럭 신호에 기초하여 제1 제어 클럭 신호 및 제2 제어 클럭 신호를 생성한다.</p>
申请公布号 KR101573343(B1) 申请公布日期 2015.12.02
申请号 KR20090053170 申请日期 2009.06.16
申请人 삼성전자주식회사 发明人 이형욱;김민수
分类号 G06F1/04;G06F1/06;G06F1/26 主分类号 G06F1/04
代理机构 代理人
主权项
地址