发明名称 基于移位寄存器的后版图填充硬件木马防护方法
摘要 一种基于移位寄存器的后版图填充硬件木马防护方法,其步骤为:S1:移除标准填充单元获取版图空余空间;S2:创建防护电路输入输出引脚端口,移动引脚到指定I/O单元位置,创建D触发器单元并进行实例化;S3:对创建的单元进行自动布局;S4:创建输入引脚的net连接点;从输入引脚到插入的D触发器单元的数据输入节点建立逻辑连接关系;将插入的所有D触发器单元按输入输出节点进行级联;S5:根据已有的连接点和逻辑连接关系进行自动局部布线;S6:对空余空间用标准填充单元filler cell进行填充;S7:对插入防护逻辑的电路总体版图进行寄生参数提取;S8:对提取的寄生参数进行版图后模拟。本发明具有易实施、防护代价小、适用范围广、防护效果好等优点。
申请公布号 CN105095761A 申请公布日期 2015.11.25
申请号 CN201510462405.1 申请日期 2015.07.31
申请人 中国人民解放军国防科学技术大学 发明人 李少青;宁海飞;陈吉华;乐大珩;何小威;马卓;张明;隋强;史玉博;李俊
分类号 G06F21/56(2013.01)I 主分类号 G06F21/56(2013.01)I
代理机构 湖南兆弘专利事务所 43008 代理人 周长清
主权项 一种基于移位寄存器的后版图填充硬件木马防护方法,其特征在于,步骤为:S1:移除标准填充单元获取版图空余空间;S2:创建防护电路输入输出引脚端口,移动引脚到指定I/O单元位置,创建D触发器单元并进行实例化;S3:使用ICC工具对创建的单元进行自动布局;S4:创建输入引脚的net连接点;从输入引脚到插入的D触发器单元的数据输入节点建立逻辑连接关系;将插入的所有D触发器单元按输入输出节点进行级联,直到与输出引脚建立逻辑连接;S5:根据已有的连接点和逻辑连接关系运行布线命令进行自动局部布线;S6:对空余空间用标准填充单元filler cell进行填充;S7:对插入防护逻辑的电路总体版图进行寄生参数提取;S8:对提取的寄生参数进行版图后模拟。
地址 410073 湖南省长沙市砚瓦池正街47号中国人民解放军国防科学技术大学计算机学院分布与并行处理国防重点实验室