发明名称 一种阵列基板及其制作方法、显示面板
摘要 本发明提供了一种阵列基板及其制作方法、显示面板,用以减小钝化层与源漏电极引出线两侧所对应的区域和钝化层与该源漏电极引出线上表面所对应的区域之间的落差,从而提高开口率。所述阵列基板的制作方法包括:在衬底基板上依次形成源漏电极引出线和钝化层在对所述钝化层进行构图工艺形成过孔的同时,对所述钝化层与所述源漏电极引出线所对应的区域进行减薄处理,使减薄处理后的所述钝化层与所述源漏电极引出线所对应的区域高于其他区域的表面。
申请公布号 CN105097676A 申请公布日期 2015.11.25
申请号 CN201510617952.2 申请日期 2015.09.24
申请人 京东方科技集团股份有限公司;合肥鑫晟光电科技有限公司 发明人 彭俊林;袁帅;黄明;赵黎渌;徐丰
分类号 H01L21/77(2006.01)I;H01L27/12(2006.01)I;G02F1/133(2006.01)I;G02F1/136(2006.01)I 主分类号 H01L21/77(2006.01)I
代理机构 北京同达信恒知识产权代理有限公司 11291 代理人 黄志华
主权项 一种阵列基板的制作方法,其特征在于,该方法包括:在衬底基板上依次形成源漏电极引出线和钝化层;在对所述钝化层进行构图工艺形成过孔的同时,对所述钝化层与所述源漏电极引出线所对应的区域进行减薄处理,使减薄处理后的所述钝化层与所述源漏电极引出线所对应的区域高于其他区域的表面。
地址 100015 北京市朝阳区酒仙桥路10号