发明名称 数字模拟变换电路及显示驱动器
摘要 提供一种数字模拟变换电路及显示驱动器,提供具有可抑制CMOS化的开关的个数、抑制未CMOS化的开关的栅极宽度增加、抑制面积增加、具有较大选择电压范围的解码器的数字模拟变换器、数据驱动器、显示装置。
申请公布号 CN102347002B 申请公布日期 2015.11.25
申请号 CN201110221243.4 申请日期 2011.07.29
申请人 瑞萨电子株式会社 发明人 土弘
分类号 G09G3/32(2006.01)I;G09G3/36(2006.01)I 主分类号 G09G3/32(2006.01)I
代理机构 中原信达知识产权代理有限责任公司 11219 代理人 谢丽娜;关兆辉
主权项 一种数字模拟变换电路,其特征在于,具有:参照电压集合体,其包括彼此不同的多个参照电压;解码器,输入m位的数字信号,从上述参照电压集合体中,根据上述m位的数字信号,选择第1及第2电压,其中m是3以上的规定的正整数;以及放大电路,输入通过上述解码器选择的上述第1及第2电压,从输出端子输出对上述第1及第2电压进行了计算放大的电压电平,上述参照电压集合体包括:第1参照电压组;和第2参照电压组,上述第1参照电压组的一部分包括上述第2参照电压组的一部分或全部的电压,上述解码器具有:第1至第2子解码器部,共同输入上述m位的数字信号的上位侧(m-n)位的信号,其中n是2以上且(m-1)以下的正整数;第3至第4子解码器部,共同输入上述m位的数字信号的下位侧n位的信号;第1至第Q节点,共同连接到上述第1及第2子解码器部的第1至第Q的输出节点,共同连接到上述第3至第4子解码器部的第1至第Q输入节点,其中Q是2以上的规定的正整数;第1至第P节点,共同连接到上述第3及第4子解码器部的第1至第P的输出节点,其中P是2以上的规定的正整数,上述第1子解码器部具有多个开关,其根据上述m位的数字信号的上位侧(m-n)位的信号,控制导通和非导通,从上述第1参照电压组中选择彼此不同的Q个参照电压,分别传送到上述第1至第Q节点,上述第2子解码器部具有多个开关,其根据上述m位的数字信号的上述上位侧(m-n)位的信号,控制导通和非导通,从上述第2参照电压组中选择彼此不同的Q个参照电压,分别传送到上述第1至第Q节点,上述第3子解码器部具有多个开关,其根据上述m位的数字信号的下位侧n位的信号,分别控制导通和非导通,从传送到上述第1至第Q节点的上述Q个参照电压中选择上述第1及第2电压,将选择的上述第1及第2电压传送到上述第1至第P节点,上述第4子解码器部具有多个开关,其根据上述m位的数字信号的下位侧n位的信号,分别控制导通和非导通,从传送到上述第1至第Q节点的上述Q个参照电压中,与上述第3子解码器部共同地选择上述第1及第2电压,将选择的上述第1及第2电压传送到上述第1至第P节点,上述第1及第3子解码器部的上述开关由同一导电型的晶体管构成,上述第2及第4子解码器部的上述开关由和上述第1及第3子解码器部的上述开关相反导电型的晶体管构成,上述放大电路具有分别连接到上述第1至第P节点的第1至第P输入,将传送到上述第1至第P节点并由上述第1至第P输入接收的电压以提前确定的权重进行平均,将加权平均的电压作为和上述m位的数字信号对应的模拟信号从上述输出端子输出。
地址 日本神奈川县