发明名称 |
一种像素单元电路及像素读出芯片 |
摘要 |
本发明实施例公开了一种像素单元电路及像素读出芯片,像素单元电路包括:一电荷灵敏前置放大器,对像素的探测器信号进行低噪声放大;一甄别器,用于将进行低噪声放大后的探测信号同阈值进行比较,对有用信号进行甄别判断;一计数器链,包括N位计数器,对于根据甄别判断结果对有用信号进行计数统计,其中N为大于1的整数;一移位寄存器链,包括N位元寄存器,分别与所述计数器链连接,当帧刷新信号到来时,所述移位寄存器链将所述计数器链中的计数统计结果进行移位读出。本发明实施例的技术方案能降低读出死时间,提升芯片的帧刷新率指标。 |
申请公布号 |
CN105100654A |
申请公布日期 |
2015.11.25 |
申请号 |
CN201510599716.2 |
申请日期 |
2015.09.18 |
申请人 |
中国科学院高能物理研究所 |
发明人 |
魏微;李怀申;李绍富;蓝克坚;江晓山;樊磊;张杰;宁哲;卢云鹏;欧阳群;刘鹏;朱科军 |
分类号 |
H04N5/372(2011.01)I;H04N5/378(2011.01)I |
主分类号 |
H04N5/372(2011.01)I |
代理机构 |
北京律智知识产权代理有限公司 11438 |
代理人 |
姜燕;王卫忠 |
主权项 |
一种像素单元电路,其特征在于,包括:一电荷灵敏前置放大器,对像素的探测器信号进行低噪声放大;一甄别器,用于将进行低噪声放大后的探测信号同阈值进行比较,对有用信号进行甄别判断;一计数器链,包括N位计数器,对于根据甄别判断结果对有用信号进行计数统计,其中N为大于1的整数;一移位寄存器链,包括N位寄存器,分别与所述计数器链的N位计数器连接,当帧刷新信号到来后,将所述计数器链的N位计数器中的计数数据锁存加载至所述移位寄存器链的N位寄存器中。 |
地址 |
100049 北京市石景山区玉泉路19号乙院 |