发明名称 包含一和差调制器的锁相回路
摘要 本发明包含一和差调制器的锁相回路。在该PLL之反馈路径中的一多模数除法器(9)系借助该ΣΔ调制器(11)而致动,而该ΣΔ调制器则是具有可以借助在拉普拉斯平面中(Laplace plane)之一复数转移函数H(s)而描述的设计,其中,该转移函数系具有一复数共轭极点对。所建议的原则系允许在临界频率范围中之噪声的显著减少,也因此允许基于无线电规格而对传输屏蔽的遵守,甚至是在该PLL带宽与该调制带宽一样大的时候,也一样。
申请公布号 CN102332916B 申请公布日期 2015.11.18
申请号 CN201110217988.3 申请日期 2003.11.25
申请人 英特尔移动通信有限责任公司 发明人 G.里普马;E.瓦格纳
分类号 H03L7/197(2006.01)I 主分类号 H03L7/197(2006.01)I
代理机构 中国专利代理(香港)有限公司 72001 代理人 刘春元;王忠忠
主权项 一种用于产生频率信号的方法,所述方法包括:将参考频率信号与分频反馈信号进行比较;依据所述比较的结果,对受控制的振荡器进行控制,以产生受控制的频率信号;基于调制数据来确定除法比例,所述调制数据使用具有反馈的和差调制,其中所述反馈的复数转移函数包括拉普拉斯平面中的至少一个复数、非零极点对,所述反馈的复数转移函数符合方程式:H (s) = 1/[s<sup>2</sup>(s+σ<sub>1</sub>+jω<sub>1</sub>)(s+σ<sub>1</sub>‑jω<sub>1</sub>)],其中,ω<sub>1</sub>代表所要抑制的频率,σ<sub>1</sub>代表在所述频率的抑制量;以及以与所述受控制的频率信号相关联的反馈信号的经确定的除法比例对反馈路径中的所述受控制的频率信号执行分频,从而产生所述分频反馈信号。
地址 德国诺伊比贝格