发明名称 适用于电子收费系统的两级唤醒电路
摘要 本发明公开了一种适用于电子收费(ETC)系统的两级唤醒电路,涉及集成电路技术,包括初级、次级唤醒电路。初级唤醒电路功耗低,待机状态下一直工作。次级唤醒电路灵敏度适中,稳定性好,抗PVT变化能力强,可精确判断输入信号是否为ETC唤醒信号,但功耗较高,待机状态下处于休眠状态,其唤醒与休眠由初级唤醒电路控制。本发明的两级唤醒电路中,初级唤醒电路和次级唤醒电路联合使用,使整个ETC两级唤醒电路即具有初级唤醒电路待机功耗低的优点,又具有次级唤醒电路灵敏度适中,稳定性好,误唤醒率低等特点。同时,本发明的初级唤醒电路中,采用了一种新型无需外接偏置的低功耗微弱信号放大电路,使得初级唤醒电路功耗很低。
申请公布号 CN103093508B 申请公布日期 2015.11.04
申请号 CN201110347582.7 申请日期 2011.11.07
申请人 中国科学院电子学研究所 发明人 朱文锐;杨海钢;高同强;刘飞;程小燕;张丹丹
分类号 G07B15/06(2011.01)I 主分类号 G07B15/06(2011.01)I
代理机构 中科专利商标代理有限责任公司 11021 代理人 周国城
主权项 一种适用于电子收费系统的两级唤醒电路,采用CMOS集成电路实现;其特征在于:包括:一初级唤醒电路,包括放大电路I、数字处理模块I;放大电路I输入端Vi接信号输入端VIN,输出端Vo接数字处理模块I的输入端Vi;一次级唤醒电路,含有放大电路II、数字处理模块II、基准源、振荡器,其中,放大电路II输入端Vi接信号输入端VIN,输出端Vo接数字处理模块II的数据输入端Vi,数字处理模块II输出端Vo接最终唤醒信号输出端VOUT,数字处理模块II的另一输出端Vc接初级唤醒电路中数字处理模块I的一输入复位端Re;振荡器输出端Vosc接数字处理模块II的另一时钟输入端CLK;基准源为放大电路II和振荡器提供电压基准Vref和电流基准Iref;一开关,为受控开关,采用PMOS技术制作,开关的断开与否由其控制端Vs控制;开关一点为正端,接系统电源端VDD,另一点为负端,接次级唤醒电路的电源端,受控端Vs接初级唤醒电路中数字处理模块I的输出端Vo;整个两级唤醒电路的输入端为信号输入端VIN,最终输出端为次级唤醒电路的输出端VOUT;其中,所述初级唤醒电路,控制着次级唤醒电路的电源断开与否;待机状态下,初级唤醒电路正常工作,而次级唤醒电路电源开关断开,处于休眠状态,当初级唤醒电路检测到有输入信号并且信号达到一定的幅度之后,闭合开关,次级唤醒电路电源端连通,上电后即正常工作;所述初级唤醒电路中的放大电路I,在待机状态下一直工作,当有输入信号时,即对输入信号进行放大,当输入信号幅值超过其灵敏度时,放大电路I把输入信号放大为满幅数字方波信号输出至数字处理模块I,数字处理模块I则输出信号至开关的控制端Vs,闭合开关。
地址 100190 北京市海淀区北四环西路19号