发明名称 一种基于DICE和TMR的抗辐射触发器电路
摘要 本发明涉及一种基于DICE和TMR的抗辐射触发器电路,包括时钟生成模块、数据滤波模块、第一主DICE加固模块、第二主DICE加固模块、第三主DICE加固模块、第一从DICE加固模块、第二从DICE加固模块、第三从DICE加固模块、第一C单元模块、第二C单元模块、第三C单元模块和选举模块。本发明触发器采用TMD和DICE结构混合的电路结构,与现有的触发器技术相比,大幅提升了整体电路的抗辐射性能,增强了抗单粒子翻转和单粒子瞬时脉冲的能力。
申请公布号 CN105024687A 申请公布日期 2015.11.04
申请号 CN201510424158.6 申请日期 2015.07.17
申请人 北京控制工程研究所 发明人 夏冰冰;吴军;刘鸿瑾;孙强;杨桦;吴一帆
分类号 H03K19/0944(2006.01)I 主分类号 H03K19/0944(2006.01)I
代理机构 中国航天科技专利中心 11009 代理人 安丽
主权项 一种基于DICE和TMR的抗辐射触发器电路,其特征在于包括:时钟生成模块、数据滤波模块、第一主DICE加固模块、第二主DICE加固模块、第三主DICE加固模块、第一从DICE加固模块、第二从DICE加固模块、第三从DICE加固模块、第一C单元模块、第二C单元模块、第三C单元模块和选举模块,其中:时钟生成模块,产生时钟信号nclk1和bclk1送至第一主DICE加固模块、第一从DICE加固模块、第三主DICE加固模块及第三从DICE加固模块,产生时钟信号nclk2和bclk2送至第一主DICE加固模块、第一从DICE加固模块、第二主DICE加固模块及第二从DICE加固模块,产生时钟信号nclk3和bclk3送至第二主DICE加固模块、第二从DICE加固模块、第三主DICE加固模块及第三从DICE加固模块;数据滤波模块,产生两路数据信号D1和D2分别送至第一主DICE加固模块、第二主DICE加固模块、第三主DICE加固模块;第一主DICE加固模块,根据nclk1、bclk1、nclk2、bclk2、D1和D2产生两路信号M11和M12,送至第一从DICE加固模块;第二主DICE加固模块,根据nclk2、bclk2、nclk3、bclk3、D1和D2产生两路信号M21和M22,送至第二从DICE加固模块;第三主DICE加固模块,根据nclk3、bclk3、nclk1、bclk1、D1和D2产生两路信号M31和M32,送至第三从DICE加固模块;第一从DICE加固模块,根据nclk1、bclk1、nclk2、bclk2、M11和M12产生两路信号X1+和X1‑,送至第一C单元模块;第二从DICE加固模块,根据nclk2、bclk2、nclk3、bclk3、M21和M22产生两路信号X2+和X2‑,送至第二C单元模块;第三从DICE加固模块,根据nclk3、bclk3、nclk1、bclk1、M31和M32产生两路信号X3+和X3‑,送至第三C单元模块;第一C单元模块,根据X1+和X1‑产生Q1信号,送至选举模块;第二C单元模块,根据X2+和X2‑产生Q2信号,送至选举模块;第三C单元模块,根据X3+和X3‑产生Q3信号,送至选举模块;选举模块,根据Q1、Q2和Q3信号,产生最终输出的Q信号。
地址 100080 北京市海淀区北京2729信箱