发明名称 |
基于鳍状物的晶体管架构上的平面器件 |
摘要 |
本发明公开了用于在基于鳍状物的场效应晶体管(finFET)制造工艺流程期间在finFET架构上形成平面状晶体管器件的技术。在一些实施例中,平面状晶体管可以包括例如半导体层,其被生长为本地融合/桥接finFET架构的多个相邻鳍状物并且随后被平面化以提供其上可以形成平面状晶体管的高质量平面表面。在一些实例中,半导体融合层可以是桥接的外延生长,例如包括外延硅。在一些实施例中,这种平面状器件可以有助于例如模拟、高电压、宽Z晶体管制造。同样,在finFET流程期间提供这种平面状器件可以允许例如形成如下晶体管器件:呈现较低电容、较宽的Z、和/或较少的高电场位置,以用于改进的高电压可靠性,在一些实例中,这可以使这种器件有利于模拟设计。 |
申请公布号 |
CN105009294A |
申请公布日期 |
2015.10.28 |
申请号 |
CN201380074018.X |
申请日期 |
2013.03.30 |
申请人 |
英特尔公司 |
发明人 |
W·M·哈菲兹;P·J·范德沃尔;C-H·简 |
分类号 |
H01L29/78(2006.01)I;H01L21/336(2006.01)I;H01L21/205(2006.01)I |
主分类号 |
H01L29/78(2006.01)I |
代理机构 |
永新专利商标代理有限公司 72002 |
代理人 |
林金朝;王英 |
主权项 |
一种集成电路,包括:半导体衬底,其被图案化有从其表面延伸的多个鳍状物;隔离层,其形成在所述半导体衬底之上,所述隔离层具有小于所述多个鳍状物的高度的厚度;半导体主体,其形成在所述多个鳍状物的第一子集之上并且具有平面表面,其中,所述半导体主体融合鳍状物的所述第一子集;以及第一栅极体,其形成在所述半导体主体的所述平面表面之上。 |
地址 |
美国加利福尼亚 |