发明名称 一种多电压域设计中保持时间的修正方法
摘要 一种多电压域设计中保持时间的修正方法,包括如下步骤:第一步,将节点的位置坐标信息反标进静态时序分结果中,获得电路保持时序违反的关键路径;第二步,计算该节点保持时间修正余量;第三步,获得关键路径上每一节点的保持时间修正余量,位置坐标信息,计算该节点的修正保持时间所需的最小面积消耗量;第四步,计算该节点的延时面积权重比;第五步,以此权重比的大小对所有节点进行优先级排序,对优先级最高的节点进行保持时间的修正;第六步,修正后更新全电路的时序信息,重新提取关键路径,重复第一步~第五步修正保持时间违反,直至保持时间收敛。本发明极大降低为实现保持时间收敛所需加入的buffer的数量及面积、有效满足功耗要求。
申请公布号 CN104992032A 申请公布日期 2015.10.21
申请号 CN201510434475.6 申请日期 2015.07.22
申请人 杭州宙其科技有限公司 发明人 吕冬明;葛海通;刘兵;侯建新
分类号 G06F17/50(2006.01)I 主分类号 G06F17/50(2006.01)I
代理机构 杭州斯可睿专利事务所有限公司 33241 代理人 王利强
主权项 一种多电压域设计中保持时间的修正方法,其特征在于:所述修正方法包括如下步骤:第一步,完成对全电路的静态时序分析,将节点的位置坐标信息反标进静态时序分结果中,获得电路保持时序违反的关键路径;第二步,获得经过关键路径上每一节点的最大与最小数据路径传输延时,计算该节点保持时间修正余量;第三步,获得关键路径上每一节点的保持时间修正余量,位置坐标信息,计算该节点的修正保持时间所需的最小面积消耗量。第四步,根据所获得的每一节点保持时间修正余量和最小面积消耗量,计算该节点的延时面积权重比;第五步,以此权重比的大小对所有节点进行优先级排序,对优先级最高的节点进行保持时间的修正;第六步,修正后更新全电路的时序信息,如果保持时间未收敛,则重新提取保持时间违反的关键路径,重复所述第一步~第五步修正保持时间违反,直至保持时间收敛。
地址 310012 浙江省杭州市文三路408号中电大楼5号楼519室