发明名称 |
一种时钟恢复控制器 |
摘要 |
本发明公开了一种时钟恢复控制器,具体包括:第一鉴相单元、第二鉴相单元、第三鉴相单元、第一投票表决单元、第二投票表决单元、可配置滤波单元、双向冗余移位寄存器单元、格雷码计数与译码电路单元和启动电路单元。本发明提供的时钟恢复控制器完全由数字模块构成,特点如下:能够大大降低鉴相亚稳态发生的概率;能够根据使用环境和环路相噪不同,灵活配置滤波器;改变了环路边界相位切换控制方式,避免了大的时钟抖动;运用多种手段提高系统的可靠性。 |
申请公布号 |
CN102820885B |
申请公布日期 |
2015.10.21 |
申请号 |
CN201210243200.0 |
申请日期 |
2012.07.13 |
申请人 |
电子科技大学 |
发明人 |
刘辉华;张军;李磊;周婉婷;杨宗雄;王颖;娄佳宁;兰天 |
分类号 |
H03L7/08(2006.01)I;H03L7/085(2006.01)I |
主分类号 |
H03L7/08(2006.01)I |
代理机构 |
成都行之专利代理事务所(普通合伙) 51220 |
代理人 |
温利平 |
主权项 |
一种时钟恢复控制器,具体包括:第一鉴相单元、第二鉴相单元、第三鉴相单元、第一投票表决单元、第二投票表决单元、可配置滤波单元、双向冗余移位寄存器单元、格雷码计数与译码电路单元和启动电路单元,其中,所述第一鉴相单元的五个输入端分别用于输入超前一个相位单元的四个正交时钟和输入数据,两个输出端分别输出时钟第一滞后指示信号和时钟第一超前指示信号;所述第二鉴相单元的五个输入端分别用于输入四个正交时钟和输入数据,两个输出端分别输出时钟第二滞后指示信号和时钟第二超前指示信号;所述第三鉴相单元的五个输入端分别用于输入滞后一个相位单元的四个正交时钟和输入数据,两个输出端分别输出时钟第三滞后指示信号和时钟第三超前指示信号;所述第一投票表决单元的三个输入端分别与三个鉴相单元的一个输出端相连,用于输入三个时钟滞后指示信号,输出端输出时钟滞后指示信号并耦接至可配置滤波单元的第一输入端;所述第二投票表决单元的三个输入端分别与三个鉴相单元的另一个输出端相连,用于输入三个时钟超前指示信号,输出端输出时钟超前指示信号并耦接至可配置滤波单元的第二输入端;所述可配置滤波单元的另外三个输入端分别输入第一位寄存器输入控制信号、第二位寄存器输入控制信号和第三位寄存器输入控制信号,两个输出端分别输出时钟滞后滤波指示信号、时钟超前滤波指示信号并耦接至双向冗余移位寄存器单元的两个输入端,双向冗余移位寄存器单元的两个输出端与格雷码计数与译码电路单元的两个输入端相连接,格雷码计数与译码电路单元的八个输出端依次与启动电路单元的八个输入端相连,启动电路单元输出的八个相位选通信号和双向冗余移位寄存器单元输出的十二个控制信号作为所述时钟恢复控制器的输出信号。 |
地址 |
611731 四川省成都市高新区(西区)西源大道2006号 |