发明名称 一种高速极窄脉冲数字合成装置
摘要 本发明公开了一种高速极窄脉冲数字合成装置,数字脉冲信号通过高速极窄脉冲数字合成装置后,产生出脉宽小于200ps的可控极窄脉冲信号。可控极窄脉冲信号宽度取决于下降沿与上升沿信号之间的相对延迟,因此通过控制可编程延迟线就实现了脉宽可调的极窄脉冲合成。这样整个装置进一步提高了最小脉宽的数字合成能力,同时具有脉宽可控能力的模块化性能。
申请公布号 CN103490749B 申请公布日期 2015.10.21
申请号 CN201310441566.3 申请日期 2013.09.25
申请人 电子科技大学 发明人 付在明;周文建;戴志坚;马德坤;黄建国;田书林
分类号 H03K5/14(2014.01)I 主分类号 H03K5/14(2014.01)I
代理机构 成都行之专利代理事务所(普通合伙) 51220 代理人 温利平
主权项 一种高速极窄脉冲数字合成装置,其特征在于,包括扇出电路(1),脉宽控制电路(2),第一脉宽锐化电路(3),第二脉宽锐化电路(4),脉冲波形合成电路(5);扇出电路(1)包括信号扇出器(U1);脉宽控制电路(2)包括可编程延迟线(U2);第一脉宽锐化电路(3)包括第一D触发器(U4)和第一传输门(U3);第二脉宽锐化电路(4)包括第二D触发器(U6)和第二传输门(U5);脉冲波形合成电路(5)包括第三D触发器(U7);信号扇出器(U1)将输入的数字脉冲信号S<sub>IN</sub>扇出为上升沿信号S<sub>L</sub>和下降沿信号S<sub>T</sub>两路初始同步的信号,上升沿信号S<sub>L</sub>分别送入第一脉宽锐化路(3)中的第一传输门(U3)和第一D触发器(U4)的CLK端,第一传输门(U3)的输出信号S<sub>L</sub>'送入第一D触发器(U4)的CLR端,下降沿信号S<sub>T</sub>直接送入可编程延迟线(U2),可编程延迟线(U2)的输出信号S<sub>T‑D</sub>分别送入第二脉宽锐化电路(4)中的第二传输门(U5)和第二D触发器(U6)的CLK端,第二传输门(U5)的输出信号S<sub>T‑D</sub>'送入第二D触发器(U6)的CLR端,第一D触发器(U4)Q端的输出信号S'<sub>L</sub>送入第三D触发器(U7)的CLK端,第二D触发器(U6)Q端的输出信号S'<sub>T‑D</sub>送入第三D触发器(U7)的CLR端,再通过第三D触发器(U7)Q端输出可控极窄脉冲信号S<sub>OUT</sub>;第一D触发器(U4)、第二D触发器(U6)、第三D触发器(U7)的D端均为高电平VCC。
地址 611731 四川省成都市高新区(西区)西源大道2006号