发明名称 基于求和阵列的CDR中QC-LDPC并行编码器
摘要 本发明涉及一种解决CDR系统中四种不同码率QC-LDPC码并行编码的方案,其特征在于,所述系统的QC-LDPC码的并行编码器主要由寄存器、求和阵列、选择扩展器和b位二输入异或门四部分组成。本发明提供的QC-LDPC并行编码器兼容多码率,能在保持编码速度不变的条件下有效减少资源需求,具有控制简单、资源消耗少、功耗小、成本低等优点。
申请公布号 CN104980167A 申请公布日期 2015.10.14
申请号 CN201510346193.0 申请日期 2015.06.20
申请人 荣成市鼎通电子信息科技有限公司 发明人 张鹏
分类号 H03M13/11(2006.01)I 主分类号 H03M13/11(2006.01)I
代理机构 代理人
主权项 一种适合于CDR系统采用的四种不同码率QC‑LDPC码的并行编码器,CDR是中国数字广播的英文简称,英文全称是China Digital Radio,QC‑LDPC码的生成矩阵G是由a×t个b×b阶循环矩阵G<sub>i,j</sub>构成的阵列,其中,a、t和b皆为正整数,t=a+c,1≤i≤a,1≤j≤t,四种不同码率η分别是1/4、1/3、1/2、3/4,对于这四种不同码率QC‑LDPC码,均有t=36和b=256,四种不同码率对应的参数a分别是9、12、18、27,四种不同码率对应的参数c分别是27、24、18、9,四种a的最大公约数是u=3,a=ux,四种不同码率对应的参数x分别是3、4、6、9,F是由生成矩阵G后c块列中所有循环矩阵的首行构成的a×(b×c)阶块首行矩阵,F可视为由b×c个a维列向量组成的矩阵,F的第u×(ρ‑1)+1~u×ρ行构成了u×(b×c)阶子块首行矩阵F<sub>ρ</sub>,F<sub>ρ</sub>可视为由b×c个u维列向量构成的矩阵,其中,1≤ρ≤x,生成矩阵G对应码字v=(s,p),G的前a块列对应的是信息向量s,后c块列对应的是校验向量p,以b比特为一段,信息向量s被等分为a段,即s=(s<sub>1</sub>,s<sub>2</sub>,…,s<sub>a</sub>),第i段信息向量s<sub>i</sub>=(s<sub>i,1</sub>,s<sub>i,2</sub>,…,s<sub>i,b</sub>),校验向量p被等分为c段,即p=(p<sub>1</sub>,p<sub>2</sub>,…,p<sub>c</sub>),其特征在于,所述编码器包括以下部件:寄存器R<sub>1</sub>~R<sub>t</sub>,寄存器R<sub>1</sub>~R<sub>a</sub>用于缓存信息向量s=(s<sub>1</sub>,s<sub>2</sub>,…,s<sub>a</sub>),寄存器R<sub>a+1</sub>~R<sub>t</sub>用于计算和存储校验向量p=(p<sub>1</sub>,p<sub>2</sub>,…,p<sub>c</sub>);求和阵列,有7个输出端,它对并行输入的u位信息比特s<sub>1,k</sub>,s<sub>2,k</sub>,…,s<sub>u,k</sub>进行组合求和,具体而言,是从中选取m个不同的元素进行模2加,其中,1≤k≤bx,1≤m≤u;选择扩展器M<sub>1</sub>~M<sub>c</sub>,在求和阵列运算结果的基础上,根据码率η完成向量(s<sub>1,k</sub>,s<sub>2,k</sub>,…,s<sub>u,k</sub>)与子块首行矩阵F<sub>ρ</sub>的并行乘法,其中,1≤ρ≤x,ρ=[(k‑1)/b]+1,符号[(k‑1)/b]表示不大于(k‑1)/b的最大整数;b位二输入异或门A<sub>1</sub>~A<sub>c</sub>,A<sub>l</sub>将向量(s<sub>1,k</sub>,s<sub>2,k</sub>,…,s<sub>u,k</sub>)与子块首行矩阵F<sub>ρ</sub>乘积的第l段b比特累加到寄存器R<sub>a+l</sub>中,其中,1≤l≤c。
地址 264300 山东省威海市荣成市建业街228号