发明名称 动态调整微处理器模拟装置的操作时钟脉冲的相关方法
摘要 本发明提供一种用来动态调整一微处理器模拟装置(MicroprocessorEmulator)的操作时钟脉冲(Operating Clock)的方法。该微处理器模拟装置是电连于一微处理器系统(Microprocessor System),该微处理器系统包含一缓冲控制装置,该方法包含有(a)使用该微处理器模拟装置发送一存取地址(Access Address)至该缓冲控制装置;(b)在步骤(a)中,当该存取地址位于该缓冲控制装置中时,使用该缓冲控制装置输出该操作时钟脉冲至该微处理器模拟装置,以操作该微处理器模拟装置;以及(c)在步骤(a)中,当该存取地址不是位于该缓冲控制装置中时,使用该缓冲控制装置停止输出该操作时钟脉冲至该微处理器模拟装置,以暂停操作该微处理器模拟装置。
申请公布号 CN100334562C 申请公布日期 2007.08.29
申请号 CN03147453.5 申请日期 2003.07.10
申请人 联发科技股份有限公司 发明人 杜立群;郭弘政;陈炳盛
分类号 G06F12/00(2006.01);G06F9/455(2006.01) 主分类号 G06F12/00(2006.01)
代理机构 北京市柳沈律师事务所 代理人 黄小临;王志森
主权项 1.一种利用一缓冲控制装置使一微处理器存取至少一个存储器的方法,该存储器存储有多笔数字数据,该方法包含有:(a)使用该缓冲控制装置输出一操作时钟脉冲至该微处理器,以控制该微处理器的操作;(b)使用该缓冲控制装置读取存储于该存储器中的预定数目笔数字数据;(c)使用该微处理器由该缓冲控制装置中读取所需的至少一个数字数据;(d)在步骤(c)中,当该微处理器所需的该数字数据位于该缓冲控制装置中时,使用该微处理器读取位于该缓冲控制装置中的该数字数据,并继续使用该缓冲控制装置输出该操作时钟脉冲至该微处理器;(e)在步骤(c)中,当该微处理器所需的该数字数据不是位于该缓冲控制装置中时,使用该缓冲控制装置停止输出该操作时钟脉冲,以暂停该微处理器的操作;以及(f)在进行步骤(e)后,将该微处理器所需的该数字数据由该存储器传送至该缓冲控制装置以及该微处理器,并使用该缓冲控制装置恢复输出该操作时钟脉冲,以使该微处理器读取该数字数据。
地址 台湾省新竹市新竹科学工业园