发明名称 具有可重定位处理器硬核的集成电路
摘要 本发明提供一种集成电路布局设计,包括一集成电路的基础平台、一处理器硬核以及一支持存储器。基础平台包括横行和纵列都置有页元的存储矩阵。页元的每一列都具有按一定路线排列成共用矩阵边缘的连接引脚,并且沿矩阵边缘具有公共的引脚顺序。处理器硬核沿存储矩阵放置,并具有与存储矩阵边缘相邻的硬核边缘,以及一些与存储矩阵的相应连接引脚连接的连接引脚。处理器硬核的连接引脚沿着硬核边缘的排列顺序与沿矩阵边缘的连接引脚排列顺序完全相同。处理器硬核的支持存储器沿着硬核边缘映射入存储矩阵的一部分。
申请公布号 CN1881223A 申请公布日期 2006.12.20
申请号 CN200610084168.0 申请日期 2006.04.06
申请人 LSI罗吉克公司 发明人 M·凯西;T·麦科尔南;D·弗基尔
分类号 G06F17/50(2006.01);G06F13/00(2006.01) 主分类号 G06F17/50(2006.01)
代理机构 上海专利商标事务所有限公司 代理人 张政权
主权项 1、一种集成电路布局,其特征在于,包括:一集成电路基础平台,该基础平台包括横行和纵列都置有页元的存储矩阵,其中,页元的每一列都具有布线到共用矩阵边缘的连接引脚,并且沿矩阵边缘具有公共的引脚顺序;一第一处理器硬核沿存储矩阵放置,并具有与存储矩阵边缘相邻的硬核边缘,以及一些与存储矩阵的相应连接引脚连接的连接引脚;其中,第一处理器硬核的连接引脚沿着硬核边缘的排列顺序与沿矩阵边缘的连接引脚排列顺序实质相同;一处理器硬核的第一支持存储器,该存储器沿着硬核边缘映射入存储矩阵的一部分。
地址 美国加利福尼亚州