发明名称 具有图式控制器与DRAM控制器之图示系统
摘要
申请公布号 TW125380 申请公布日期 1989.12.21
申请号 TW078100302 申请日期 1989.01.17
申请人 飞利浦电泡厂 发明人 津–麦克.卡尔明
分类号 G06F15/62 主分类号 G06F15/62
代理机构 代理人 陈长文 台北巿敦化北路二○一号七楼
主权项 1﹒一种图示系统,系藉资料、控制及位址滙流彼此连接,包括一具有程式记忆以控制该系统之控制微电脑、一图形显示萤幕、一动态随机接达记忆器(此后称之为一DRAM)用以储存显示资讯字以及一图式控制器,此控制器包括:一一图形处理器(MCLP)一一萤幕处理器(DCLP),及相配合之同步产生器,一一微电脑介面,一一动态随机接达记忆(DRAM控制器,包括用以按照每一接连申请产生DRAM之列控制信号(RAS)及行控制(CAS)顺序之产生装置,该项申请可能为一再新申请或者为源自上述萤幕处理器(DCLP)之窗资讯项目之阅读申请,或为自图形处理器(MCLP)发出或自微电脑发出经由上述介面之单址接达申请(REQ1)、(REQ2)、及设若与上述申请同时出现时用于仲裁此等申请之装置,所请系统之特点为上述阅读窗资讯项目之每一申请一方面包括至少一个单字之接达申请(REQ3)以阅读该窗之说明,而在另一方面包括多个字之成丛阅读申请(RAF)以阅读该窗之图素,及用于仲裁之该装置(BUSAR)包括一此后称之为内部滙流排介面之第一仲裁装置,用以在接连单址之上述各申请(REQ1.REQ2.REQ3)之间选择第一申请选定(REQS)之预选,及第二仲裁装置,用以在选走再新申请(REQFR)之第一申请(REQS)与成丛阅读申请(RAF)之间选择欲予执行之第二申请,以选择一选定予以执行之申请,及该第二仲裁装置与上述之产生装具系并合于包括一具有一定数目状态之自动系统之同一模组(AUTO)内。2﹒根据申请专利范围第1项之图示系统;其特点为上述之萤幕处理器(DCLP)设有用以侦察一萤幕线之全部图素均已在DRAM内读出之装置,及在本例中该装置系在自显示终止起不等候一固定日期之情况下立即产生一再新申请。3﹒根据申请专利范围第2项之图示系统,包括用以管理成丛(DISCTRL、ZERO、……)接连之执行之装置,其特点为相同之装置亦用以管理再新之执行。4﹒根据申请专利范围第3项之图示系统:其特点为用于仲裁之第一装置均予配置以允许按照该系统是否在至少两个下列周期(即显示周期、再新周期、线送回周期、或者图框之送回周期)中之一个周期而区分预选优先序。5﹒根据申请专利范围第4项之图示系统;该萤幕处理器包括一先进先出记忆器(FIFO)用以储存待显示之图素,该FIFO于满位时发出一信号(BUSY)者;其特点为上述自动系统经予配置为在接收上述信号(BUSY)之过程中,将进行中之成丛阅读中断及在适当时遵从一可能之等候预选之接达申请。6﹒根据申请专利范围第1.2.3.4或5项中任一项之图示系统,上述DRAM可能按照从下列储模式中之至少两种模式中所选之一模式予以组成,该两种模式为:4数元模式或者页模式,若为页模式,具有或未具有记忆库之交错,该项选择最初系在控制微电脑之起始时予以完成,然后储存于DRAM控制器之暂存器(INIREG)内,所请系统之特征为该自动系统连接至该暂存器并予排列以便按照组织模式之上述选择产生DRAM控制信号之顺序。7﹒根据申请专利范围第1.2.3.4或5项中任何一项之图示系统;其中为该自动系统系以可程式化逻辑阵列(PLA)之形式予以构成。8﹒根据申请专利范围第1.2.3.4或5项中任何一项之图示系统之图形控制器。9﹒根据申请专利范围第1.2.3.4或5项之用于图形控制系统之DRAM控制器。图示简单说明图1系表示依照本发明之图示系统之一般架构。图2系表示特包含DRAM控制器及其插入该图示系统在内之图1之一部份。图3系表示按时间周期函数之诸优先序之简图。图4系表示该自动系统诸状态之简图
地址 荷兰