发明名称 占空比检测电路
摘要 占空比检测电路(100)包含:集成电路(110),用于接收作为由DLL电路生成的内部时钟信号的RCLK信号和FCLK信号,并且根据这些内部时钟信号的占空比生成电压电平(DB信号和VREF信号);放大器(120),用于放大集成电路(110)的输出;锁定电路(130),用于锁定放大器(120)的输出;控制电路(140),用于控制每个部件的工作定时;偏置电路(150),用于将BIAS信号馈送到集成电路(110);以及频率监控电路单元(160),用于监控时钟信号的频率。频率监控电路单元(160)是当接通电源时、在复位期间以及当执行其他初始设置时使用的电路部件,并且检测时钟信号的实际频率,并根据这种实际频率调节集成电路(110)中的电容器C1到C4的充电或放电量。
申请公布号 CN100517969C 申请公布日期 2009.07.22
申请号 CN200610006857.X 申请日期 2006.02.05
申请人 尔必达存储器株式会社 发明人 门马敦子;大石贯时
分类号 H03K5/00(2006.01)I;H03L7/00(2006.01)I 主分类号 H03K5/00(2006.01)I
代理机构 中原信达知识产权代理有限责任公司 代理人 杨林森;谷惠敏
主权项 1.一种用于检测时钟信号的占空比并基于所述占空比生成占空比校正信号的占空比检测电路,所述占空比检测电路包含:集成电路,其包括第一和第二电容器,并且用于以与所述时钟信号同步的方式交替对所述第一和第二电容器充电或放电;占空比校正信号输出电路,用于检测所述第一和第二电容器的电势差,并且基于所述电势差输出占空比校正信号;以及频率监控电路,其根据所述时钟信号的频率调节所述第一和第二电容器的充电量或放电量。
地址 日本东京