发明名称 一种多核处理器及其变频装置和核间通信方法
摘要 本发明公开了一种多核处理器及其变频装置和核间同步通信方法。多核处理器中每个处理器核包括一变频装置,该装置包括一多位状态转换机,一多路选择器,一变频系数寄存器,一多输入或门,以及一门控时钟电路。在工作时,公共原始时钟送入每个处理器核的变频装置,变频装置实时读取相应处理器核的变频系数寄存器的值以及来自其它处理器核的数据发送有效信号,通过对公共原始时钟进行门控处理,从而完成处理器核的变频功能。其实现多核处理器动态变频功能,每个处理器核可以进行独立的变频系数控制,并且处理器核之间可以保持高效的同步通信,在多核处理器中的不同处理器核上或者SOC中的不同IP模块上,达到降低处理器整体运行功耗,节省电能的目的。
申请公布号 CN100476694C 申请公布日期 2009.04.08
申请号 CN200710175336.1 申请日期 2007.09.28
申请人 中国科学院计算技术研究所 发明人 张戈;胡伟武
分类号 G06F1/32(2006.01)I;G06F1/04(2006.01)I;G06F15/163(2006.01)I 主分类号 G06F1/32(2006.01)I
代理机构 北京律诚同业知识产权代理有限公司 代理人 梁 挥;陈 振
主权项 1、一种多核处理器,包括多个处理器核,多个处理器核之间进行同步通信,其特征在于,所述每个处理器核包括一变频装置,所述变频装置包括一状态转换机,一多路选择器,一变频系数寄存器,一多输入或门,以及一时钟门控电路单元,其中:所述状态转换机的输出端连接到所述多路选择器的数据输入端;所述变频系数寄存器用于保存所述处理器核当前的变频系数,其输出端连接到所述多路选择器的选择输入端;所述多输入或门接收所述多路选择器的输出作为它的输入之一,并接收来自其它处理器核向所述处理器核发送的数据有效位作为它的输入;所述时钟门控电路单元接收所述处理器核的公共原始时钟作为它的时钟输入端,并接收所述多输入或门的输出作为它的门控使能端,对原始时钟进行控制。
地址 100080北京市海淀区中关村科学院南路6号