发明名称 信号接收电路和信号输入检测电路
摘要 一种信号接收电路以及信号输入检测电路。在具备多个输入信道的信号接收电路中,配置N个输入检测电路(2a~2n),各自输入包含在N信道的信号(S1~SN)中的时钟信号(S1-c~SN-c)。上述各输入检测电路(2a~2n),检测对应信道的输入信号的跳变,在该跳变的检测后进一步确认对应信道的信号正在被输入,以检测对应信道信号的输入。当某一个输入检测电路(2a~2n)检测到对应信道信号的输入时,选择电路(3)选择被检测到该输入的信道信号的时钟信号和数据信号并输出。该选择输出的信号,被N信道共用的一个相位同步电路(4)以及串/并转换电路(5)等依次输入处理。因此串/并转换电路等输入处理电路各一个即可,从而这些输入处理电路中的待机电流被削减。
申请公布号 CN100477750C 申请公布日期 2009.04.08
申请号 CN200580017366.9 申请日期 2005.02.01
申请人 松下电器产业株式会社 发明人 杉本浩一;岩田彻
分类号 H04N5/44(2006.01)I;H04L29/02(2006.01)I 主分类号 H04N5/44(2006.01)I
代理机构 北京市金杜律师事务所 代理人 季向冈
主权项 1.一种信号接收电路,对多信道的各信道分别接收信号,其特征在于,包括:多个信号输入检测电路,对应于上述各信道,接收对应信道的信号,并检测该输入信号的跳变,并且在检测出该信号的跳变后确认上述对应信道的信号正在被输入,以检测对应信道的信号输入;输入处理电路,配置在上述各信号输入检测电路的后级,接收各信号输入检测电路检测到的信道的信号,进行规定的输入信号处理,上述各信道的信号由时钟信号、和与上述时钟信号以规定关系同步的数据信号构成,上述多个信号输入检测电路,各自包括:PLL电路,接收来自对应信道的时钟信号,输出以规定倍频系数对该原时钟信号进行倍频后的倍频时钟信号;跳变检测电路,接收上述原时钟信号,检测该原时钟信号的跳变,输出跳变检测信号;锁定检测电路,接收上述跳变检测电路的跳变检测信号后被激活,根据上述原时钟信号和上述PLL电路的倍频时钟信号判断上述PLL电路的锁定,输出锁定检测信号。
地址 日本大阪府