发明名称 抗突发错误力强的通信装置和方法
摘要 本发明提供不需要检测突发错误的周期性用的特别构成,仅发送一个数据包就能纠正超过纠错码的纠正能力的严重突发错误的通信装置及通信方法。帧生成单元(22)对要发送的数据,生成进行了规定的检错编码处理及纠错编码处理的帧。帧分割单元(23)将生成的帧按规定的单位分割成多个帧。发送控制单元(24)生成将分割的多个分割帧重复规定次数而构成的数据包。发送单元(25)将数据包送往传输媒体(4)。接收单元(35)接收通过传输媒体(4)从发送侧的装置发送来的数据包。接收控制单元(34)将接收的数据包以分割帧为单位分割。帧组合单元(33)将分割的分割帧按规定的顺序组合,再构成帧。帧处理单元(32)对组合的帧进行规定的纠错处理及检错处理。
申请公布号 CN100477548C 申请公布日期 2009.04.08
申请号 CN200310102920.6 申请日期 2003.10.24
申请人 松下电器产业株式会社 发明人 黑部彰夫;吉田茂雄
分类号 H04B3/54(2006.01)I;H04Q9/00(2006.01)I;H04B1/02(2006.01)I;H04B1/06(2006.01)I;H03M13/00(2006.01)I 主分类号 H04B3/54(2006.01)I
代理机构 上海专利商标事务所有限公司 代理人 张 鑫
主权项 1.一种发送装置,是将数据向接收装置发送的发送装置,其特征在于,具有对要发送的数据,至少进行检错码的生成处理,生成一个长度为L的检错帧的帧生成单元(22),以预测发送过程中周期性发生的突发错误的周期T进行n分割所得到的长度T/n为单位,将所述帧生成单元(22)生成的长度为L的检错帧分割成n×L/T个分割帧的帧分割单元(23),其中n为2以上的整数,生成将所述帧分割单元(23)得到的n×L/T个分割帧的各分割帧在所述每个突发错误的周期中连续地发送n次而构成的数据包、并将该数据包向接收装置发送的发送控制单元(24)。
地址 日本国大阪府门真市