发明名称 电路仿真系统的抖动缓存调整方法
摘要 本发明涉及一种电路仿真系统的抖动缓存调整方法,该方法包括以下步骤:监测一个预定时间段内的抖动缓存,观测该时间段内分组交换网络的延时抖动是否存在过大或过小的情况,如果延时抖动大于抖动上门限,则重新设置新的抖动缓存深度和抖动上下门限以增大抖动缓存,如果延时抖动小于抖动下门限则重新设置新的抖动缓存深度和抖动上下门限以减小抖动缓存,如果延时抖动在抖动上下门限之间,则继续监测下一个预定时间段。该方法设置抖动缓存的变化能够根据网络的延时抖动的变化而自动调整,使分组交换网络引入的延时抖动能够尽可能地被吸收,同时又能使抖动缓存引入的延时能够被优化。
申请公布号 CN101110661B 申请公布日期 2010.12.08
申请号 CN200710130014.5 申请日期 2007.07.23
申请人 中兴通讯股份有限公司 发明人 张宏熙;李明生
分类号 H04L1/00(2006.01)I;H04L12/56(2006.01)I;H04L12/26(2006.01)I 主分类号 H04L1/00(2006.01)I
代理机构 代理人
主权项 一种电路仿真系统的抖动缓存调整方法,其特征在于,设置预定时间段以及抖动上门限J1和抖动下门限J2,该方法包括以下步骤:A、监测一预定时间段内的抖动缓存,如果监测到的网络延时抖动Jk大于所述抖动上门限J1,则执行步骤B,如果所述延时抖动Jk小于所述抖动下门限J2,则执行步骤C,如果所述延时抖动Jk在所述抖动上门限J1和抖动下门限J2之间,则返回步骤A继续监测下一预定时间段;B、增大抖动缓存深度J0,以及调整所述抖动上门限J1和抖动下门限J2,使得所述延时抖动Jk在所述抖动上门限J1和抖动下门限J2之间;减缓读出数据的速率,将抖动缓存的写指针移动到增大后的新抖动缓存深度J0的中心位置,其中读出数据速率的变化率由所传输的时分复用业务定时指标要求决定,且所述时分复用业务定时指标要求随实际应用场合而有所不同;C、减小抖动缓存深度J0,以及调整所述抖动上门限J1和抖动下门限J2,使得所述延时抖动Jk在所述抖动上门限J1和抖动下门限J2之间;其中,J2<J1<J0。
地址 518057 广东省深圳市南山区高新技术产业园科技南路中兴通讯大厦法律部