发明名称 积层板及其制造方法、具有该积层板的电子元件和装置
摘要 本发明提供一种积层板及其制造方法、具有该积层板的电子元件和装置,该积层板包括具有多层结构的积层和/或具有多层结构的芯层。该多层结构包括信号布线图案、连接到该信号布线图案的焊盘、与该焊盘位于同一层上且围绕该焊盘设置的绝缘部分、和与该焊盘位于同一层上且围绕该绝缘部分设置的导体。该多层结构具有至少两个不同的禁止距离,该禁止距离定义为同一层上该焊盘的轮廓线与距离该焊盘最近的导体之间的最小距离。
申请公布号 CN101101899B 申请公布日期 2010.11.10
申请号 CN200710109870.2 申请日期 2007.06.01
申请人 富士通株式会社 发明人 斋藤聪义;绿川健;仓石彻;熊谷睦之;藤本昌司;阿部健一郎
分类号 H01L23/488(2006.01)I;H01L23/498(2006.01)I;H01L23/492(2006.01)I;H01L23/12(2006.01)I;H01L21/48(2006.01)I;H05K1/02(2006.01)I;H05K3/46(2006.01)I 主分类号 H01L23/488(2006.01)I
代理机构 隆天国际知识产权代理有限公司 72003 代理人 陈晨
主权项 一种积层板,该积层板包括具有多层结构的积层,该多层结构包括信号布线图案、连接到该信号布线图案的焊盘、与该焊盘位于同一层上且围绕该焊盘设置的绝缘部分、和与该焊盘位于同一层上且围绕该绝缘部分设置的导体,其中该多层结构具有至少两个不同的禁止距离,该禁止距离定义为在同一层上该焊盘的轮廓线与距离该焊盘最近的该导体之间的最小距离。
地址 日本神奈川县川崎市