发明名称 半导体器件及其制造方法
摘要 本发明提供一种半导体器件及其制造方法,所述半导体器件包括阻止对半导体元件的电特性造成不良影响的元件隔离构造。残留在宽度相对较窄的浅槽隔离结构中的氧化硅膜9的膜厚比残留在宽度相对较宽的浅槽隔离结构中的氧化硅膜9的膜厚薄。氧化硅膜9变薄的量,为利用HDP-CVD法形成的压缩应力较高的氧化硅膜10(上层)在下层的氧化硅膜9上的叠层厚度。最终使形成在宽度相对较窄的浅槽隔离结构中的元件隔离氧化膜的压缩应力得以进一步提高。
申请公布号 CN101882619A 申请公布日期 2010.11.10
申请号 CN201010174770.X 申请日期 2010.05.07
申请人 瑞萨电子株式会社 发明人 泽田真人;金冈龙范;堀田胜之
分类号 H01L27/088(2006.01)I;H01L21/762(2006.01)I;H01L21/8234(2006.01)I 主分类号 H01L27/088(2006.01)I
代理机构 北京市金杜律师事务所 11256 代理人 王茂华
主权项 一种半导体器件,其特征在于,包括:第一浅槽隔离结构,以第一宽度从半导体衬底的表面直到规定的深度而形成,以使其中夹入所述半导体衬底的第一区域;第二浅槽隔离结构,以比所述第一宽度窄的第二宽度从半导体衬底的表面直到规定的深度而形成,以使其中夹入所述半导体衬底中的第二区域;以及元件隔离绝缘膜,填埋所述第一浅槽隔离结构和所述第二浅槽隔离结构而形成,其中,所述元件隔离绝缘膜包括:具有规定密度的第一绝缘膜;和密度比所述第一绝缘膜的密度高的第二绝缘膜,在所述第一浅槽隔离结构中埋入所述第一绝缘膜,在所述第二浅槽隔离结构中以将所述第二绝缘膜叠层在所述第一绝缘膜上的方式来埋入所述第一绝缘膜和所述第二绝缘膜。
地址 日本神奈川县