发明名称 嵌入DRAM存储矩阵的8值存储单元及其相关转换电路
摘要 本发明公开一种嵌入DRAM存储矩阵的8值存储单元及其相关转换电路,由3个NMOS管,2个PMOS管、存储电容Cj及电源组成;NMOS管Qm1和电流源Ij构成源极跟随器FS:NMOS管Qm1的漏极接直流电源VDC,NMOS管Qm1的源极接电流源Ij的一端,电流源Ij的另一端接负直流电源VSS,电流源Ij电流由管NMOSQm1的源极流向负直流电源VSS;NMOS管Qm1的栅极接存储电容Cj的一端。8值存储单元主要部分是NMOS管源极跟随器,结构极简单,在保持DRAM存储矩阵特点的前提下实现BMVC和MBVC,具有抗干扰能力和多值信息恢复能力。
申请公布号 CN102426855A 申请公布日期 2012.04.25
申请号 CN201110280921.4 申请日期 2011.10.24
申请人 黑龙江大学 发明人 方振贤;刘莹;方倩
分类号 G11C11/4063(2006.01)I 主分类号 G11C11/4063(2006.01)I
代理机构 代理人
主权项 1.一种嵌入DRAM存储矩阵的8值存储单元电路,其特征在于:所述的嵌入DRAM存储矩阵的8值存储单元电路由3个NMOS管Q<sub>m1</sub>、Q<sub>m2</sub>、Q<sub>m4</sub>,2个PMOS管Q<sub>m3</sub>、Q<sub>m5</sub>和存储电容C<sub>j</sub>及电源组成;在8值存储单元电路中管Q<sub>m1</sub>和电流源I<sub>j</sub>构成源极跟随器F<sub>S</sub>:管Q<sub>m1</sub>的漏极接直流电源V<sub>DC</sub>,V<sub>DC</sub>=1.8V,管Q<sub>m1</sub>的源极接电流源I<sub>j</sub>的一端,该连接处为F<sub>S</sub>的输出D<sub>Mij</sub>,I<sub>j</sub>的另一端接负直流电源V<sub>SS</sub>,V<sub>SS</sub>=-3.5V,I<sub>j</sub>电流由管Q<sub>m1</sub>的源极流向V<sub>SS</sub>;管Q<sub>m1</sub>的栅极接存储电容C<sub>j</sub>的一端,该连接处为F<sub>S</sub>的输入D<sub>MCij</sub>,电容C<sub>j</sub>的另一端接V<sub>SS</sub>;在8值存储单元电路中管Q<sub>m2</sub>和Q<sub>m3</sub>、及Q<sub>m4</sub>和Q<sub>m5</sub>各自构成CMOS传输门:管Q<sub>m2</sub>和Q<sub>m3</sub>的漏极相接,源极也相接、管Q<sub>m4</sub>和Q<sub>m5</sub>的漏极相接,源极也相接、管Q<sub>m2</sub>和Q<sub>m4</sub>的栅极接行选择线X<sub>0i</sub>,管Q<sub>m3</sub>和Q<sub>m5</sub>的栅极接X<sub>0i</sub>的非<img file="FSA00000577796300011.GIF" wi="92" he="63" />2个CMOS传输门中管Q<sub>m2</sub>和Q<sub>m3</sub>构成传入传输门TG<sub>1</sub>,管Q<sub>m4</sub>和Q<sub>m5</sub>构成传出传输门TG<sub>2</sub>:TG<sub>1</sub>的输入接读位线Y<sub>WRj</sub>,TG<sub>1</sub>的输出接F<sub>S</sub>的输入D<sub>MCij</sub>,TG<sub>2</sub>的输入接F<sub>S</sub>的输出D<sub>Mij</sub>,TG<sub>2</sub>的输出接读位线Y<sub>RDj</sub>;当行选择线X<sub>0i</sub>为高电平时,传输门TG<sub>1</sub>和TG<sub>2</sub>导通,写位线8值信号Y<sub>WRj</sub>经导通的传输门TG<sub>1</sub>传输到F<sub>S</sub>的输入D<sub>MCij</sub>;也即传输到管Q<sub>m1</sub>的栅极,将8值信号D<sub>MCij</sub>存入存储电容C<sub>j</sub>,完成8值存储单元电路的信息接收功能;接着当行选择线X<sub>0i</sub>为低电平时,传输门TG<sub>1</sub>和TG<sub>2</sub>截止,电容C<sub>j</sub>与外界为直流开路,存储电容C<sub>j</sub>存储的8值信号D<sub>MCij</sub>保持不变,完成8值存储单元电路的信息存储功能;电容C<sub>j</sub>存储的8值信号D<sub>MCij</sub>经F<sub>S</sub>形成对应的8值源极输出信号D<sub>Mij</sub>,当下时刻再次出现X<sub>0i</sub>为高电平时,传输门TG<sub>2</sub>导通,与C<sub>j</sub>存储信号D<sub>MCij</sub>对应的8值信号D<sub>Mij</sub>经导通的TG<sub>2</sub>向外输出,完成8值存储单元电路的信息发送功能;8值存储单元电路通过读写控制电路除完成8值存储信息的读和写之外,还完成8值存储信息的刷新。
地址 150080 黑龙江省哈尔滨市南岗区学府路74号黑龙江大学电子工程学院