发明名称 |
多通道闪存控制器的纠错装置、方法及多通道闪存控制器 |
摘要 |
本发明提供了多通道闪存控制器的纠错装置、方法及多通道闪存控制器,所述纠错装置包括编解码模块和计算错误模块,所述编解码模块具体包括一个组合逻辑电路和对应多通道的多个时序逻辑电路,所述编解码模块还包括:多路选择器,用于根据当前周期的各通道数据有效性,将对应有效通道的数据和时序逻辑寄存器信息选入所述组合逻辑电路中;输入模块,用于将所述组合逻辑电路的运算结果输入所述对应有效通道的时序逻辑寄存器中。采用本发明实施例公开的纠错装置、纠错方法及多通道闪存控制器,可以解决现有技术中的纠错方法都会因为各通道独立占用纠错模块,而使得成本极其昂贵且浪费大量资源的问题。 |
申请公布号 |
CN102543209B |
申请公布日期 |
2015.09.30 |
申请号 |
CN201010619730.1 |
申请日期 |
2010.12.31 |
申请人 |
深圳市朗科科技股份有限公司 |
发明人 |
程学敏 |
分类号 |
G11C29/42(2006.01)I;G11C7/10(2006.01)I |
主分类号 |
G11C29/42(2006.01)I |
代理机构 |
深圳市深佳知识产权代理事务所(普通合伙) 44285 |
代理人 |
彭愿洁;李文红 |
主权项 |
一种多通道闪存控制器的纠错装置,所述纠错装置包括编解码模块和计算错误模块,其特征在于,所述编解码模块具体包括一个组合逻辑电路和对应多通道的多个时序逻辑电路,所述编解码模块还包括:多路选择器,用于根据当前周期的各通道数据有效性,将对应有效通道的数据和时序逻辑寄存器信息选入所述组合逻辑电路中;当前周期所述多通道的数据都有效时,所述多路选择器具体用于:在当前周期将对应第一个通道的有效数据和时序逻辑寄存器信息选入所述组合逻辑电路中;所述编解码模块还包括寄存器,所述寄存器用于锁存除了所述第一个通道之外的其他通道的有效数据;输入模块,用于将所述组合逻辑电路的运算结果输入所述对应有效通道的时序逻辑寄存器中。 |
地址 |
518057 广东省深圳市南山区高新区中国科技开发院孵化大楼六楼 |