发明名称 并行多相位图像插值装置和方法
摘要 本发明提供一种并行多相位图像插值装置和方法,所述装置包括:局部存储器、第一访存控制单元、第二访存控制单元、源图像数据缓冲单元、行滤波器系数缓冲单元、乘累加器、第三访存控制单元和状态机;所述第一访存控制单元用于获取局部存储器中的源图像数据并缓存到源图像数据缓冲单元;所述第二访存控制单元用于获取局部存储器中的行滤波器系数并缓存到行滤波器系数缓冲单元;所述源图像数据缓冲单元用于分别向各乘累加器输入源图像数据;所述行滤波器系数缓冲单元用于向乘累加器广播源图像数据对应的行滤波器系数;所述乘累加器用于对源图像数据执行乘累加运算得到中间结果。本发明所述插值装置可重构且支持任意阶插值滤波器因而通用性好。
申请公布号 CN104935831A 申请公布日期 2015.09.23
申请号 CN201510324926.0 申请日期 2015.06.12
申请人 中国科学院自动化研究所 发明人 郭若杉;王磊;韩睿;林忱;王东琳
分类号 H04N5/262(2006.01)I 主分类号 H04N5/262(2006.01)I
代理机构 北京博维知识产权代理事务所(特殊普通合伙) 11486 代理人 方振昌
主权项 一种并行多相位图像插值装置,其特征在于,包括:局部存储器,用于存储源图像数据和行滤波器系数;第一访存控制单元,用于获取局部存储器中的F行源图像数据并缓存到源图像数据缓冲单元;第二访存控制单元,用于获取局部存储器中的F个行滤波器系数并缓存到行滤波器系数缓冲单元;源图像数据缓冲单元,用于在第k时钟周期内分别向P个乘累加器输入第f行源图像数据的P个像素;行滤波器系数缓冲单元,用于在第k时钟周期内向P个乘累加器广播第f行源图像数据对应的第f个行滤波器系数;乘累加器,用于在第k个时钟周期内根据所述第f个行滤波器系数对所述第f行源图像数据执行乘累加运算得到中间结果;第三访存控制单元,用于获取所述中间结果并存储到局部存储器;状态机,用于为所述第一访存控制单元、第二访存控制单元、第三访存控制单元、源图像数据缓冲单元、插值滤波缓冲单元输出控制信号;其中,k≥1,F≥1,P>1,1≤f≤F。
地址 100083 北京市海淀区中关村东路95号