发明名称 印刷电路基板和噪声抑制构造
摘要 提供一种能够将基板上的部件布局的制约极力变小、能够抑制噪声的印刷电路基板和噪声抑制构造。印刷电路基板(110)以奇数层导体图案(111)、(113)、(115)和偶数层导体图案(112)、(114)、(116)隔着绝缘层在上下方向上交替地配置。奇数层导体图案(111)、(113)、(115)中的除去用于连接第1通孔(117)的规定区域和用于对第2通孔(118)绝缘的规定区域的部分,与偶数层导体图案(112)、(114)、(116)中的除去用于连接第2通孔(118)的规定区域和用于对第1通孔(117)绝缘的规定区域的部分,具有相同的形状,并且在上下方向上位置相同而重叠。
申请公布号 CN104919905A 申请公布日期 2015.09.16
申请号 CN201480004798.5 申请日期 2014.01.09
申请人 日本精工株式会社 发明人 新川尚登;吹拔茂
分类号 H05K1/16(2006.01)I;H05K3/46(2006.01)I;B62D5/04(2006.01)I 主分类号 H05K1/16(2006.01)I
代理机构 北京三友知识产权代理有限公司 11127 代理人 李辉;黄纶伟
主权项 一种印刷电路基板,其构成多层基板,其中在该多层基板中,奇数层的导体图案和偶数层的导体图案隔着绝缘层在上下方向上交替地配置,其特征在于,所述奇数层的导体图案借助在上下方向上连通的第1通孔而连接,所述偶数层的导体图案借助在上下方向上连通的第2通孔而连接,所述奇数层的导体图案中的除去用于连接所述第1通孔的规定区域和用于对所述第2通孔绝缘的规定区域的部分,与所述偶数层的导体图案中的除去用于连接所述第2通孔的规定区域和用于对所述第1通孔绝缘的规定区域的部分,具有相同的形状,并且在上下方向上位置相同而重叠。
地址 日本东京都