发明名称 一种超低功耗无电阻非带隙基准源
摘要 本发明涉及集成电路设计领域,具体涉及到一种超低功耗无电阻非带隙基准源。本发明非带隙基准源,包括电流源产生电路、阈值电压提取电路、正温电压产生电路与电压叠加电路;其中,电流源产生电路产生的偏置电压分别连接到阈值电压提取电路的一个输入端与正温电压产生电路与电压叠加电路的一个输入端;阈值电压提取电路的输出端连接至正温电压产生电路与电压叠加电路的另一输入端;正温电压产生电路与电压叠加电路的输出端输出基准电压。本发明的有益效果为,能够产生一个随温度和输入电压不变的基准输出电压。本发明尤其适用于非带隙基准源。
申请公布号 CN104076856B 申请公布日期 2015.09.09
申请号 CN201410341571.1 申请日期 2014.07.17
申请人 电子科技大学 发明人 周泽坤;王霞;石跃;吴刚;王卓;张波
分类号 G05F1/56(2006.01)I 主分类号 G05F1/56(2006.01)I
代理机构 成都宏顺专利代理事务所(普通合伙) 51227 代理人 李玉兴
主权项 一种超低功耗无电阻非带隙基准源,其特征在于,包括电流源产生电路、阈值电压提取电路和正温电压产生电路与电压叠加电路;其中,电流源产生电路产生的偏置电压分别连接到阈值电压提取电路的一个输入端与正温电压产生电路与电压叠加电路的一个输入端;阈值电压提取电路的输出端连接至正温电压产生电路与电压叠加电路的另一输入端;正温电压产生电路与电压叠加电路的输出端输出基准电压;所述电流源产生电路包括PMOS管MPS1、MPS2、MP1、MP2、MP3,NMOS管MN1、MN2、MN3、MN4、MNC1,NPN管Q1、Q2、Q3,以及电容CS1;其中,MPS2的源极接电源,其漏极通过电容CS1接地,其栅极与MP1的栅极、MP1的漏极、MN1的漏极、MP2的栅极和MP3的栅极连接作为电流源产生电路的输出端输出偏置电压;MPS1的源极接电源,其栅极接MPS2与CS1的连接点,其漏极接MN1的栅极;MP1的源极接电源;MN1的源极接Q1的集电极;Q1的基极与集电极互连,其发射极接地;MNC1的源极接地,其栅极接MPS1的漏极与MN1栅极的连接点,其漏极接地;MP2的源极接电源,其漏极接MN2的漏极;MN2的漏极与栅极互连,其栅极接MN3的栅极,其源极接MN4的漏极;MN4的栅极接MN2的栅极与MN3栅极的连接点,其源极接Q2的集电极;Q2的基极和集电极互连,其发射极接地;MP3的源极接电源,其漏极接MN3的漏极;MP3漏极与MN3漏极的连接点接MN1栅极与MNC1栅极的连接点;MN3的源极接Q3的集电极;Q3的基极与集电极互连,其发射极接地;所述的阈值电压提取电路包括PMOS管MP4、MP5,NMOS管MN5、MN6、MN7;其中,MP4的源极与MP5的源极接电源,MN7管的源极接地;MP4的栅极与MP5的栅极接电流源产生电路的输出端;MN5的漏极与栅极互连,其栅极接MP4的漏极和MN6的栅极,其源极与MN6的漏极、MP5的漏极、MN7的栅极连接;MN6的源极与MN7的漏极连接作为阈值电压提取电路的输出端;所述的正温电压产生电路与电压叠加电路包括PMOS管MP6、MP7、MP8、MP9,NMOS管MN8、MN9;其中,MP6的源极与MP7的源极接电源;MN8的源极、MN9的源极与MP8的漏极接地;MP6的栅极与MP7的栅极接电流源产生电路的输出端;MN8的漏极与栅极互连,其漏极接MP6的漏极,其栅极接MN9的栅极;MP7的漏极接MP8的源极与MP9的源极的连接点;MP8的栅极接阈值电压提取电路的输出端;MP9的漏极与栅极互连,其漏极接MN9的漏极相连作为正温电压产生电路与电压叠加电路的输出端输出基准电压。
地址 611731 四川省成都市高新区(西区)西源大道2006号