发明名称 一种阵列基板、显示装置和显示装置的驱动方法
摘要 本发明提供一种阵列基板、显示装置和显示装置的驱动方法,用以解决现有液晶显示面板在提高刷新频率的同时,无法保证像素电极的充电时间,液晶显示面板的响应时间不足的问题。该阵列基板包括:基板;栅极线,对应第2m行像素单元的栅极线与对应第2m-1行像素单元的栅极线接收相同的控制信号;数据线,每一列像素单元对应两条数据线,所述两条数据线包括第一数据线和第二数据线。该技术方案不仅能提高显示装置的刷新频率,同时还能保证像素电极具有足够长的充电时间,使显示装置的画面响应时间足够长,保证了画面质量。
申请公布号 CN102707524B 申请公布日期 2015.09.09
申请号 CN201210134194.5 申请日期 2012.05.02
申请人 京东方科技集团股份有限公司;北京京东方显示技术有限公司 发明人 肖利军
分类号 G02F1/1362(2006.01)I;G02F1/1368(2006.01)I;G02F1/133(2006.01)I;G09G3/36(2006.01)I 主分类号 G02F1/1362(2006.01)I
代理机构 北京银龙知识产权代理有限公司 11243 代理人 许静;黄灿
主权项 一种阵列基板,包括:基板;以矩阵形式形成于所述基板上的多个像素单元,其中每个像素单元包括薄膜晶体管和与所述薄膜晶体管的漏极连接的像素单元;其特征在于,所述阵列基板还包括:栅极线,每行像素单元对应一条栅极线,每条栅极线与对应的像素单元中的薄膜晶体管的栅极相连接,对应第2m行像素单元的栅极线与对应第2m‑1行像素单元的栅极线接收相同的控制信号,其中,m为大于或等于1的自然数;数据线,每一列像素单元对应两条数据线,所述两条数据线包括第一数据线和第二数据线,其中,所述第一数据线与该列像素单元中位于奇数行的像素单元的薄膜晶体管源极相连接,所述第二数据线与该列像素单元中位于偶数行的像素单元的薄膜晶体管源极相连接;其中,对应所述第2m行像素单元的栅极线的一端与对应所述第2m‑1行像素单元的栅极线的一端直接电连接,栅极线接收到的控制信号对应的驱动电压高于预设值。
地址 100015 北京市朝阳区酒仙桥路10号
您可能感兴趣的专利