发明名称 存储器烧录接口电路
摘要 本实用新型提供了一种存储器烧录接口电路。该存储器烧录接口电路采用至少一个烧录通道,包括:至少一个选择信号产生模块,分别接收时钟信号和干扰序列信号并且产生相应的烧录通道的选择信号;烧录端口选择模块,从至少一个选择信号产生模块接收选择信号,并且根据选择信号将相应的烧录通道导通;以及烧录控制模块,从烧录端口选择模块接收时钟信号、烧录模式序列和烧录数据序列,并且产生烧录模式信号和烧录控制信号,其中至少一个选择信号产生模块包括干扰序列解码模块,干扰序列解码模块对干扰序列信号解码,以及将解码干扰序列和预存序列对比而产生选择信号。该存储器烧录接口电路实现烧录方法的可靠性以及保密性。
申请公布号 CN204614456U 申请公布日期 2015.09.02
申请号 CN201420700438.6 申请日期 2014.11.20
申请人 杭州士兰微电子股份有限公司 发明人 王承君;陈国栋;张豪威;李猛
分类号 G11C17/18(2006.01)I 主分类号 G11C17/18(2006.01)I
代理机构 北京成创同维知识产权代理有限公司 11449 代理人 蔡纯;柳兴坤
主权项 一种存储器烧录接口电路,采用至少一个烧录通道,每个烧录通道用于将数据信号从相应的一组烧录管脚传送至存储器,其特征在于,所述存储器烧录接口电路包括:至少一个选择信号产生模块,分别接收时钟信号和干扰序列信号并且产生相应的烧录通道的选择信号;烧录端口选择模块,从所述至少一个选择信号产生模块接收选择信号,并且根据选择信号将相应的烧录通道导通;以及烧录控制模块,从烧录端口选择模块接收时钟信号、烧录模式序列和烧录数据序列,并且产生烧录模式信号和烧录控制信号,其中所述至少一个选择信号产生模块包括干扰序列解码模块,所述干扰序列解码模块对干扰序列信号解码,以及将解码干扰序列和预存序列对比而产生选择信号,所述至少一个烧录通道分别包括用于传送时钟信号的时钟数据线、用于传送干扰序列信号的选择数据线、以及用于传送烧录模式序列和烧录数据序列的烧录数据线。
地址 310012 浙江省杭州市黄姑山路4号