发明名称 带隙基准电压电路
摘要 本发明提供一种带隙基准电压电路,其包括带隙基准电压产生单元、误差补偿单元和稳压电容。带隙基准电压产生单元包括运算放大器。误差补偿单元包括n个开关/电容组合模块,每个组合模块的第一开关、补偿电容和第四开关串联于运算放大器的第二输入端与第一输入端,第二开关第一连接端与第一开关和补偿电容的节点相连,第三开关第一连接端与第四开关和补偿电容的节点相连;第N组合模块的第二开关第二连接端与第N+1组合模块的第三开关第二连接端相连,第1组合模块的第三开关第二连接端与运算放大器的输出端相连,第n组合模块的第二开关第二连接端与基准电压输出端相连。与现有技术相比,本发明的带隙基准电压电路可提高带隙基准电压精度。
申请公布号 CN103970173B 申请公布日期 2015.09.02
申请号 CN201410206899.2 申请日期 2014.05.15
申请人 无锡中星微电子有限公司 发明人 王钊
分类号 G05F1/56(2006.01)I 主分类号 G05F1/56(2006.01)I
代理机构 无锡互维知识产权代理有限公司 32236 代理人 庞聪雅
主权项 一种带隙基准电压电路,其特征在于,其包括带隙基准电压产生单元、误差补偿单元、稳压电容和基准电压输出端,所述稳压电容的一端与基准电压输出端相连,另一端与接地端相连;所述带隙基准电压产生单元包括第一电阻、第二电阻和第三电阻,第一双极型晶体管和第二双极型晶体管,以及运算放大器,第一电阻、第三电阻和第一双极型晶体管依次串联于所述运算放大器的输出端与接地端之间;第二电阻和第二双极型晶体管依次串联于所述运算放大器的输出端与接地端之间;运算放大器的第一输入端与第一电阻和第三电阻之间的连接节点相连,其第二输入端与第二电阻和第二双极型晶体管之间的连接节点相连;第一双极型晶体管的基极与其集电极相连,第二双极型晶体管的基极与其集电极相连,所述误差补偿单元包括n个开关/电容组合模块,每个开关/电容组合模块都包括第一开关、第二开关、第三开关、第四开关和补偿电容,第一开关、补偿电容和第四开关依次串联于运算放大器的第二输入端与第一输入端之间,第二开关的第一个连接端与第一开关和补偿电容之间的连接节点相连,第三开关的第一个连接端与第四开关和补偿电容之间的连接节点相连;第N开关/电容组合模块中的第二开关的第二个连接端与其相邻的第N+1开关/电容组合模块中的第三开关的第二个连接端相连,且第1开关/电容组合模块中的第三开关的第二连接端与所述运算放大器的输出端相连,第n开关/电容组合模块中的第二开关的第二连接端与所述基准电压输出端相连,N为该开关/电容组合模块的序列数,其中,1≤N<n,且N和n都为自然数。
地址 214028 江苏省无锡市新区太湖国际科技园清源路530大厦A区10层